LMK61PD0A2是一个超低抖动的PLLatinum™引脚 可选择的振荡器,可生成常用的参考时钟。该设备已预编程 出厂支持七种独特的参考时钟频率,可通过以下方式选择 将 FS[1:0] 中的每一个引脚捆扎到 VDD、GND 或 NC(无连接)。输出格式选择在 LVPECL、LVDS 或 HCSL,通过将 OS 引脚绑定到 VDD、GND 或 NC。内部电源调节提供 出色的电源纹波抑制 (PSRR),降低电源成本和复杂性 交付网络。该器件采用 3.3 V ± 5% 的单电源供电。
*附件:lmk61pd0a2.pdf
特性
- 超低噪音、高性能
- 抖动:90 fs RMS(典型值)
外 > 100 兆赫 - PSRR:–70 dBc,强大的电源抗噪性
- 灵活的输出频率和格式;用户可选择
- 频率:62.5 MHz、100 MHz、106.25 MHz、
125 MHz、156.25 MHz、212.5 MHz、
312.5 MHz - 格式:LVPECL、LVDS 或 HCSL
- 总频率容差± 50 ppm
- 内部存储器存储多种启动
配置,可通过引脚控制进行选择 - 3.3V工作电压
- 工业温度范围(–40ºC 至 +85ºC)
- 7 mm × 5 mm 8 引脚封装
参数

方框图

1. 核心特性
- 超低噪声性能:典型抖动值90 fs RMS(输出频率>100MHz),电源抑制比(PSRR)达-70 dBc
- 灵活输出配置:
- 频率可选:62.5/100/106.25/125/156.25/212.5/312.5 MHz
- 输出格式:LVPECL、LVDS或HCSL
- 高精度:总频率容差±50 ppm,工业级温度范围(-40℃至+85℃)
- 集成设计:内置存储器支持多启动配置,3.3V单电源供电,7mm×5mm 8引脚封装
2. 典型应用
- 网络设备:交换机/路由器/网卡/基站单元
- 服务器/存储设备
- 测试测量与医疗成像设备
- FPGA及处理器时钟源
3. 关键功能模块
- 引脚控制逻辑:通过FS[1:0]选择频率,OS引脚选择输出格式,OE引脚启用/禁用输出
- 电源管理:集成LDO实现-70dBc PSRR,降低电源噪声影响
- 抖动性能:
- 100MHz以上频段:相位抖动<200 fs RMS(12kHz-20MHz带宽)
- 62.5MHz频段:相位抖动<400 fs RMS
4. 电气特性
- 输出规格:
- LVPECL:800mV差分摆幅,120ps上升/下降时间
- LVDS:390mV差分摆幅,150ps上升/下降时间
- HCSL:600-850mV高电平,-100至+100mV低电平
- 功耗:典型值162-208mA(启用状态),136mA(禁用状态)
5. 设计支持
- 布局建议:推荐10μF+1μF+0.1μF去耦电容组合,最短化电源走线
- 热管理:ΨJB热阻36.7°C/W,需保证PCB温度≤100℃(无风冷条件)
- 信号完整性:差分对需等长布线,建议采用0201/0402封装电容
6. 可靠性数据
- 符合MIL-STD-202机械冲击/振动标准
- MSL3湿度敏感等级,峰值回流温度260℃
该文档完整覆盖了LMK61PD0A2的硬件设计指南、性能参数及应用场景,适用于高速数字系统的时钟方案设计。