LMK00338器件是一款 8 输出 PCIe Gen1/Gen2/Gen3/Gen4/Gen5 扇出缓冲器,用于高频、低抖动时钟、数据分配和电平转换。输入时钟可以从两个通用输入或一个晶体输入中选择。选定的输入时钟分配给两组 4 个 HCSL 输出和 1 个 LVCMOS 输出。LVCMOS 输出具有同步使能输入,可在使能或禁用时实现无欠幅脉冲作。该LMK00338采用3.3 V内核电源和3个独立的3.3 V或2.5 V输出电源供电。
该LMK00338具有高性能、多功能性和能效,非常适合替代固定输出缓冲器器件,同时增加系统中的时序裕量。
*附件:lmk00338.pdf
特性
- 3:1 输入多路复用器
- 两个通用输入工作频率高达 400 MHz,并接受 LVPECL、LVDS、CML、SSTL、HSTL、HCSL 或单端时钟
- 一个晶体输入接受10 MHz至40 MHz晶体或单端时钟
- 两个组,每个组有 4 个差分输出
- HCSL 或 Hi-Z(可按组选择)
- PCIe Gen5 在 100 MHz 时的附加 RMS 相位抖动:
- 156.25 MHz时为–72 dBc
- LVCMOS 输出,带同步使能输入
- 引脚控制配置
- V
CC内核电源:3.3 V ± 5% - 3 独立 V
CCO输出电源:3.3 V/2.5 V ± 5% - 工业温度范围:–40°C 至 +85°C
- 40引脚WQFN(6 mm×6 mm)
参数

方框图

1. 核心特性
- 输入多路复用器:支持3:1输入选择,包括2个通用输入(最高400 MHz,兼容LVPECL/LVDS/CML/SSTL/HSTL/HCSL/单端时钟)和1个晶体输入(10-40 MHz晶体或单端时钟)。
- 输出配置:
- 两组独立输出库(Bank A/B),每组4路差分输出,支持HCSL或高阻态(可逐库选择)。
- 1路LVCMOS输出,带同步使能控制。
- 关键性能:
- PCIe Gen5兼容:100 MHz下典型附加RMS相位抖动仅15 fs,噪声基底-72 dBc(156.25 MHz)。
- 电源:核心供电3.3 V ±5%,3路独立VCCO输出供电(3.3 V/2.5 V ±5%)。
- 温度范围:工业级(-40°C至+85°C)。
2. 应用场景
- 高速接口:ADC/DAC、多千兆以太网、XAUI、光纤通道、SATA/SAS、SONET/SDH、CPRI。
- 网络设备:交换机、路由器、线路卡、定时卡。
- 计算与通信:服务器、PCIe Gen1-Gen5时钟分配、远程射频单元(RRU)与基带单元(BBU)。
3. 功能描述
- 时钟分配与电平转换:将选定输入时钟分配至8路HCSL输出和1路LVCMOS输出,支持无毛刺启停控制。
- 低抖动设计:优化时序裕度,可替代固定输出缓冲器。
4. 封装与规格
- 封装:40引脚WQFN(6 mm × 6 mm),带裸露焊盘(DAP)用于散热。
- 电气参数:
- 核心电流消耗:8.5 mA(CLKin输入)至13.5 mA(晶体输入)。
- HCSL输出电流:68-84 mA(全负载)。
- 工作温度下传播延迟:295-885 ps(HCSL)。
5. 设计支持
- 布局建议:高频旁路电容需贴近电源引脚,热管理推荐使用多通孔连接DAP至PCB地平面。
- 热性能:θJA为31.4°C/W,需确保结温≤125°C。
文档结构
包含详细引脚配置、电气特性表、典型应用电路及热管理指南,适用于高速时钟分配系统的设计与验证。