‌LMK00308 3GHz 8输出超低附加抖动差分时钟缓冲器/电平转换器技术文档摘要

描述

该LMK00308是一款 3 GHz、8 输出差分扇出缓冲器,用于高频、低抖动时钟/数据分配和电平转换。输入时钟可以从两个通用输入或一个晶体输入中选择。选定的输入时钟分配给两组 4 个差分输出和 1 个 LVCMOS 输出。两个差分输出组可以独立配置为 LVPECL、LVDS 或 HCSL 驱动器,也可以禁用。LVCMOS 输出具有同步使能输入,可在使能或禁用时实现无欠幅脉冲作。该LMK00308采用 3.3 V 内核电源和 3 个独立的 3.3 V/2.5 V 输出电源供电。

该LMK00308具有高性能、多功能性和能效,非常适合替代固定输出缓冲器器件,同时增加系统中的时序裕量。
*附件:lmk00308.pdf

特性

  • 3:1 输入多路复用器:
    • 两个通用输入工作频率高达 3.1 GHz,接受 LVPECL、LVDS、CML、SSTL、HSTL、HCSL 或单端时钟
    • 一个晶体输入接受10至40 MHz晶体或单端时钟
  • 两个组,每个组有 4 个差分输出:
    • LVPECL、LVDS、HCSL 或 Hi-Z(可按组选择)
    • LVPECL加性抖动,时钟源为156.25 MHz,采用LMK03806时钟源:
      • 20 fs RMS(10 kHz 至 1 MHz)
      • 51 fs RMS(12 kHz 至 20 MHz)
  • 高 PSRR:156.25 MHz 时为 -65 / -76 dBc (LVPECL/LVDS)
  • LVCMOS 输出,带同步使能输入
  • 引脚控制配置
  • VCC内核电源:3.3 V ± 5%
  • 3 独立 VCCO输出电源:3.3 V/2.5 V ± 5%
  • 工业温度范围:-40°C 至 +85°C
  • 40引脚WQFN(6 mm×6 mm)

参数

输入时钟

方框图

输入时钟
1. 核心特性

  • 输入多路复用器‌:支持3:1输入选择(2个通用差分/单端输入,最高3.1GHz;1个晶体输入,支持10-40MHz晶体或单端时钟)。
  • 输出配置‌:
    • 2组独立输出库(每组4路差分输出),可配置为LVPECL、LVDS、HCSL或高阻态。
    • 附加抖动极低(LVPECL模式下:20fs RMS@10kHz-1MHz,51fs RMS@12kHz-20MHz)。
  • 电源设计‌:
    • 核心供电3.3V±5%,3组独立输出供电(3.3V/2.5V±5%)。
    • 高电源抑制比(PSRR):-65dBc(LVPECL)、-76dBc(LVDS)@156.25MHz。

2. 应用场景

  • 高速数据转换(ADC/DAC)、多千兆以太网、光纤通道、SATA/SAS、SONET/SDH等时序敏感系统。
  • 通信设备(交换机、路由器、基站射频单元)、服务器及PCIe 3.0等计算领域。

3. 功能描述

  • 将选定输入时钟分配至8路差分输出(分Bank A/B控制)和1路LVCMOS输出(支持同步使能)。
  • 支持多种接口标准(LVPECL/LVDS/HCSL)的电平转换,兼容性强。

4. 封装与电气参数

  • 封装‌:40引脚WQFN(6mm×6mm),工业级温度范围(-40°C至+85°C)。
  • 关键指标‌:
    • 工作频率高达3GHz,支持AC/DC耦合输入。
    • 输出摆幅可调(VOD随频率变化曲线见文档图表)。

5. 设计支持

  • 提供详细的电源旁路建议、热管理方案及终端匹配电路设计指南(如LVDS/LVPECL的AC耦合配置)。
  • 包含引脚功能定义、绝对最大额定值及ESD防护说明。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分