CDCLVD2106时钟缓冲器将两个时钟输入(IN0、IN1)分配给总共12对差分LVDS时钟输出(OUT0、OUT11)。每个缓冲器块由一个输入和6个LVDS输出组成。输入可以是LVDS、LVPECL或LVCMOS。
该CDCLVD2106专为驱动 50 Ω传输线而设计。在单端模式下驱动输入时,适当的偏置电压 (V AC_REF )应用于未使用的负输入引脚。
*附件:cdclvd2106.pdf
使用控制引脚 (EN),可以禁用或启用输出。如果 EN 引脚保持打开状态,则两个缓冲器和所有输出都被启用,如果切换到逻辑“0”,则两个缓冲器和所有输出都被禁用(静态逻辑“0”),如果切换到逻辑“1”,则禁用一个具有 6 个输出的缓冲器,另一个具有 6 个输出的缓冲器被启用。该器件支持故障安全功能。它包含输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
该器件在 2.5V 电源环境中工作,特性范围为 –40°C 至 85°C(环境温度)。该CDCLVD2106采用小型 40 引脚、6 mm × 6 mm QFN 封装。
特性
- 双 1:6 差分缓冲器
- 低附加抖动:10 kHz – 20 MHz 时为 <300 fs rms
- 组内输出偏斜低 45 ps(最大值)
- 通用输入接受 LVDS、LVPECL、LVCMOS
- 一个输入专用于六个输出
- 共有 12 个 LVDS 输出,兼容 ANSI EIA/TIA-644A 标准
- 时钟频率高达 800 MHz
- 2.375–2.625 V 器件电源
- LVDS基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围 –40°C 至 85°C
- 采用 6 mm × 6 mm 40 引脚 QFN (RHA) 封装
- ESD 保护超过 3 kV HBM、1 kV CDM
- 应用
参数

方框图

1. 产品概述
CDCLVD2106是德州仪器(TI)推出的双通道1:6差分时钟缓冲器,专为驱动50Ω传输线设计,具有以下核心特性:
- 通道配置:2个独立输入通道(IN0/IN1),每通道分配6对LVDS输出,共12路差分输出。
- 输入兼容性:支持LVDS、LVPECL和LVCMOS信号类型,单端输入时需通过VAC_REF引脚提供偏置电压。
- 关键性能:
- 工作频率高达800 MHz,附加抖动<300 fs RMS(10 kHz–20 MHz)。
- 输出间偏斜(Within Bank Skew)最大45 ps,支持ANSI EIA/TIA-644A标准。
- 电源范围2.375–2.625 V,工业级温度范围(-40°C至85°C)。
2. 功能控制
- 使能引脚(EN) :
- 悬空时:所有输出启用。
- 逻辑"0":全部输出禁用(静态低电平)。
- 逻辑"1":IN0对应输出启用(OUT0-OUT5),IN1对应输出禁用(OUT6-OUT11)。
- 失效保护:内置输入迟滞功能,防止无输入信号时输出随机振荡。
3. 电气特性
- 输出特性:
- 差分输出电压250–450 mV(负载100Ω),稳态共模电压1.1–1.375 V。
- 传播延迟1.5–2.5 ns,上升/下降时间≤300 ps。
- 功耗:
- 静态电流27–45 mA,100 MHz时97–133 mA,800 MHz时137–177 mA。
4. 应用设计建议
- 热管理:需将QFN封装底部散热焊盘焊接至PCB地平面,确保结温≤125°C。
- 电源滤波:推荐每个电源引脚就近放置0.1μF去耦电容,可选加铁氧体磁珠抑制高频噪声。
- 信号端接:
- LVDS输出需在接收端接100Ω终端电阻(靠近接收器)。
- 未使用的输出可悬空,未使用的输入需通过1kΩ电阻接地。
5. 封装与订购信息
- 封装:6 mm × 6 mm 40引脚QFN(RHA),符合3 kV HBM ESD防护标准。
- 型号选项:提供卷带包装(RHAR/RHAT),支持工业温度范围,符合RoHS标准。
典型应用场景
- 电信/网络设备、医疗成像、测试仪器、无线通信及通用时钟分配系统。