‌CDCLVD1208 2:8低附加抖动LVDS缓冲器技术文档总结

描述

CDCLVD1208时钟缓冲器分配两个可选时钟输入(IN0和IN1)之一 8对差分LVDS时钟输出(OUT0至OUT7),时钟偏移最小 分配。该CDCLVD1208可以接受两个时钟源进入输入多路复用器。输入可以 可以是 LVDS、LVPECL 或 LVCMOS。

该CDCLVD1208专为驱动 50 Ω输电线路而设计。如果 在单端模式下驱动输入,适当的偏置电压, V AC_REF ,必须应用于未使用的负输入引脚。
*附件:cdclvd1208.pdf

IN_SEL引脚选择路由到输出的输入。如果此引脚还剩下 打开,则禁用输出(静态)。该部件支持故障安全功能。设备 包含输入滞后,可防止输出在没有 输入信号。

该器件在2.5V电源环境中工作,特性范围为–40°C至85°C (环境温度)。该CDCLVD1208采用小型 28 引脚 5mm × 5mm VQFN 封装 包。

特性

  • 2:8 差分缓冲器
  • 低附加抖动:在10 kHz至20 MHz时<300fs RMS
  • 低输出偏斜为45 ps(最大值)
  • 通用输入接受LVDS、LVPECL和LVCMOS
  • 通过控制引脚选择时钟输入
  • 8 个 LVDS 输出,兼容 ANSI EIA/TIA-644A 标准
  • 时钟频率:高达 800 MHz
  • 器件电源:2.375 V 至 2.625 V
  • LVDS基准电压,V AC_REF ,可用于电容耦合输入
  • 工业温度范围:–40°C 至 85°C
  • 采用 5 mm × 5 mm 28 引脚 VQFN (RHD) 封装
  • ESD 保护超过 3 kV HBM、1 kV CDM
  • 应用
    • 电信和网络
    • 医学影像
    • 测试和测量设备
    • 无线通信
    • 通用时钟

参数

时钟缓冲器

方框图

时钟缓冲器
1. 产品概述
CDCLVD1208是德州仪器(TI)推出的2:8差分LVDS缓冲器,专为高性能时钟分配设计。核心特性包括:

  • 低抖动性能‌:附加抖动<300fs RMS(10kHz-20MHz带宽)
  • 高频率支持‌:工作频率达800MHz
  • 多协议兼容‌:支持LVDS/LVPECL/LVCMOS输入
  • 工业级可靠性‌:工作温度范围-40°C至85°C,ESD防护达3kV HBM

2. 关键参数

  • 电气特性‌:
    • 供电电压:2.375V-2.625V
    • 输出偏斜:最大45ps
    • 传播延迟:1.5ns(典型值)
  • 热性能‌:
    • 结到环境热阻:34°C/W(VQFN封装)

3. 功能描述

  • 双输入选择‌:通过IN_SEL引脚选择IN0或IN1作为时钟源
  • 失效保护‌:内置输入迟滞防止无信号时输出振荡
  • 灵活接口‌:
    • 输入支持DC/AC耦合
    • 输出可驱动50Ω传输线

4. 典型应用

  • 电信网络设备时钟分配
  • 医疗成像系统
  • 无线通信基站
  • FPGA时钟树管理

5. 设计要点

  • 布局建议‌:
    • 每个电源引脚配置0.1μF去耦电容
    • 裸露焊盘需焊接至PCB散热层
  • 输入配置‌:
    • 未用输入建议通过1kΩ电阻接地
    • LVCMOS输入需限制摆幅(VIH≤VCC)

6. 封装信息

  • 28引脚VQFN封装(5mm×5mm)
  • 符合RoHS标准,支持卷带包装

文档包含完整的引脚定义、时序图、热阻参数及详细的规格参数表,适用于高速数字系统的时钟网络设计。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分