CDCLVD2104时钟缓冲器将两个时钟输入(IN0、IN1)分配给总共8对差分LVDS时钟输出(OUT0、OUT7)。每个缓冲模块由一个输入和 4 个 LVDS 输出组成。输入可以是LVDS、LVPECL或LVCMOS。
该CDCLVD2104专为驱动 50 条输电线路而设计。如果输入处于单端模式,则适当的偏置电压 (V AC_REF )应用于未使用的负输入引脚。
*附件:cdclvd2104.pdf
使用控制引脚 (EN),可以禁用或启用输出。如果EN引脚保持打开状态,则启用两个具有所有输出的缓冲器,如果切换到逻辑“0”,则禁用两个具有所有输出的缓冲器(静态逻辑“0”),如果切换到逻辑“1”,则禁用一个具有四个输出的缓冲器,启用另一个具有四个输出的缓冲器。该部件支持故障安全功能。它包含输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
该器件在2.5V电源环境中工作,特性为–40°C至85°C(环境温度)。该CDCLVD2104采用小型28引脚、5mm×5mm QFN封装。
特性
- 双 1:4 差分缓冲器
- 低附加抖动 <300
fs,RMS,10 kHz 至 20 MHz - 组内输出偏斜低35ps(最大值)
- 通用输入接受 LVDS、LVPECL、LVCMOS
- 一个输入专用于四个输出缓冲器
- 8 个 LVDS 输出,兼容 ANSI EIA/TIA-644A 标准
- 时钟频率高达 800 MHz
- 2.375–2.625V 器件电源
- LVDS基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围 –40°C 至 85°C
- 封装采用 5mm × 5mm 28 引脚 QFN (RHD) 封装
- ESD 保护超过 3 kV HBM、1 kV CDM
- 应用
参数

1. 产品概述
CDCLVD2104是德州仪器(TI)推出的双路1:4差分LVDS时钟缓冲器,具有以下核心特性:
- 低附加抖动:<300 fs RMS(10 kHz至20 MHz频段)。
- 高兼容性输入:支持LVDS、LVPECL、LVCMOS信号类型。
- 输出配置:每路输入驱动4对LVDS输出,共8路差分输出(符合ANSI EIA/TIA-644A标准)。
- 工作频率:最高800 MHz,适用于高速时钟分配。
- 电源范围:2.375V至2.625V,典型值2.5V。
2. 关键特性
- 低输出偏斜:同一组输出间最大偏斜35 ps,组间偏斜100 ps。
- 灵活控制:通过EN引脚实现输出使能/禁用(详见表1逻辑控制)。
- ESD保护:HBM 3 kV、CDM 1 kV,增强可靠性。
- 工业级温度范围:-40°C至85°C。
3. 应用场景
- 电信/网络设备
- 医疗成像系统
- 无线通信与测试仪器
- 通用时钟分配
4. 设计要点
- 热管理:需将裸露焊盘(Thermal Pad)焊接至PCB以优化散热,建议使用多通孔接地层设计。
- 电源滤波:推荐每个电源引脚就近放置0.1μF高频去耦电容,必要时串联铁氧体磁珠抑制噪声。
- 输入/输出端接:
- LVDS输出需在接收端配置100Ω端接电阻。
- 支持直流/交流耦合输入(LVPECL需串联电阻限幅)。
5. 封装与订购信息
- 封装:5mm×5mm 28引脚QFN(RHD)。
- 型号选项:含工业温度范围(-40°C至85°C)及不同卷带包装(如CDCLVD2104RHDR、CDCLVD2104RHDT)。
6. 附加说明
- 文档包含详细的电气特性(如相位噪声、输出摆幅)、时序图及典型应用电路。