‌CDCLVD1213 1:4低附加抖动LVDS缓冲器带分频器 技术文档摘要

描述

CDCLVD1213时钟缓冲器将输入时钟分配给4对差分LVDS 时钟输出具有低附加抖动,用于时钟分配。输入可以是LVDS, LVPECL,或 CML。

该CDCLVD1213包含一个用于一个输出 (QD) 的高性能分频器,该分频器可以分频 输入时钟信号的倍数为1、2或4。
*附件:cdclvd1213.pdf

该CDCLVD1213专为驱动 50 Ω输电线路而设计。零件 支持故障安全功能。该器件具有输入迟滞,可防止随机 在没有输入信号的情况下输出的振荡。

该器件在2.5V电源环境中工作,特性范围为–40°C至85°C (环境温度)。该CDCLVD1213采用小型 16 引脚 3 mm × 3 mm VQFN 封装 包。

特性

  • 1:4 差分缓冲器
  • 低附加抖动:在10 kHz至20 MHz时<300fs RMS
  • 20 ps(最大值)的低输出偏斜
  • 可选分频比 1、/2、/4
  • 通用输入接受LVDS、LVPECL和CML
  • 4 个 LVDS 输出,兼容 ANSI EIA/TIA-644A 标准
  • 时钟频率:高达 800 MHz
  • 器件电源:2.375 V 至 2.625 V
  • 工业温度范围:–40°C 至 85°C
  • 封装尺寸为 3 mm × 3 mm,16 引脚 VQFN (RGT)
  • ESD 保护超过 3 kV HBM、1 kV CDM
  • 应用
    • 电信和网络
    • 医学影像
    • 测试和测量设备
    • 无线通信
    • 通用时钟

参数
时钟信号

方框图

时钟信号
一、核心特性

  1. 缓冲与分频功能
    • 1:4差分缓冲器,支持LVDS/LVPECL/CML输入
    • 可编程分频比(1/2/4)输出QD通道
    • 工作频率高达800MHz,输出抖动<300fs RMS
  2. 电气性能
    • 输出偏斜低至20ps(最大值)
    • 兼容ANSI EIA/TIA-644A标准
    • 电源范围2.375V-2.625V,工业级温度(-40°C~85°C)
  3. 封装与可靠性
    • 3mm×3mm 16引脚VQFN封装
    • ESD防护:3kV HBM/1kV CDM

二、应用领域

  • 电信/网络设备
  • 医疗成像系统
  • 测试测量仪器
  • 无线通信基础设施

三、关键设计说明

  1. 输入接口
    • 支持LVDS/LVPECL/CML三种输入模式
    • 需外接350Ω电阻匹配50Ω传输线(AC耦合需VT引脚偏置)
  2. 输出配置
    • 典型LVDS输出幅度250-450mV
    • 推荐100Ω终端电阻靠近接收端
    • 未使用输出可悬空
  3. 电源设计
    • 需采用多层PCB布局
    • 建议每个电源引脚配置0.1μF去耦电容
    • 可选用铁氧体磁珠隔离高频噪声

四、热管理要求

  • 最大结温125°C
  • 必须焊接底部散热焊盘至PCB
  • 建议采用4层板设计并配置散热过孔
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分