CDCLVD1204时钟缓冲器分配两个可选时钟输入(IN0和IN1)之一 4对差分LVDS时钟输出(OUT0至OUT3),时钟偏移最小 分配。CDCLVD1204可以接受两个时钟源进入输入多路复用器。输入可以 可以是 LVDS、LVPECL 或 LVCMOS。
该CDCLVD1204专为驱动 50 Ω输电线路而设计。如果 在单端模式下驱动输入,适当的偏置电压, V AC_REF ,必须应用于未使用的负输入引脚。
*附件:cdclvd1204.pdf
IN_SEL引脚选择路由到输出的输入。如果此引脚还剩下 打开,则禁用输出(静态)。该部件支持故障安全功能。设备 包含输入滞后,可防止输出在没有 输入信号。
该器件在2.5V电源环境中工作,特性范围为–40°C至85°C (环境温度)。该CDCLVD1204采用小型 16 引脚 3mm × 3mm VQFN 封装 包。
特性
参数
方框图

1. 产品概述
CDCLVD1204是德州仪器(TI)推出的2:4差分LVDS缓冲器,专为高性能时钟分配设计,具有以下核心特性:
2. 关键参数
| 参数 | 规格 |
|---|---|
| 供电电压 | 2.375V - 2.625V |
| 工作温度 | -40°C至85°C |
| 输出类型 | 4对LVDS(ANSI EIA/TIA-644A兼容) |
| ESD防护 | >3kV HBM, >1kV CDM |
| 封装 | 3mm×3mm 16引脚VQFN(RGT) |
3. 功能描述
4. 典型应用
5. 设计要点
6. 性能验证
实测数据(156.25MHz输入):
文档包含完整的引脚定义、电气特性表、时序参数及热性能数据,适用于高速数字系统的时钟树设计。
全部0条评论
快来发表一下你的评论吧 !