‌CDCLVD1204 2:4低附加抖动LVDS缓冲器技术文档总结

描述

CDCLVD1204时钟缓冲器分配两个可选时钟输入(IN0和IN1)之一 4对差分LVDS时钟输出(OUT0至OUT3),时钟偏移最小 分配。CDCLVD1204可以接受两个时钟源进入输入多路复用器。输入可以 可以是 LVDS、LVPECL 或 LVCMOS。

该CDCLVD1204专为驱动 50 Ω输电线路而设计。如果 在单端模式下驱动输入,适当的偏置电压, V AC_REF ,必须应用于未使用的负输入引脚。
*附件:cdclvd1204.pdf

IN_SEL引脚选择路由到输出的输入。如果此引脚还剩下 打开,则禁用输出(静态)。该部件支持故障安全功能。设备 包含输入滞后,可防止输出在没有 输入信号。

该器件在2.5V电源环境中工作,特性范围为–40°C至85°C (环境温度)。该CDCLVD1204采用小型 16 引脚 3mm × 3mm VQFN 封装 包。

特性

  • 2:4 差分缓冲器
  • 低附加抖动:10kHz至20MHz时为<300 fs RMS
  • 20 ps(最大值)的低输出偏斜
  • 通用输入接受LVDS、LVPECL和LVCMOS
  • 通过控制引脚选择时钟输入
  • 4 个 LVDS 输出,兼容 ANSI EAI/TIA-644A 标准
  • 时钟频率:高达 800 MHz
  • 器件电源:2.375 V 至 2.625 V
  • LVDS基准电压,V AC_REF ,可用于电容耦合输入
  • 工业温度范围:–40°C 至 85°C
  • 封装尺寸为 3 mm × 3 mm,16 引脚 VQFN (RGT)
  • ESD 保护超过 3 kV HBM、1 kV CDM
  • 应用
    • 电信和网络
    • 医学影像
    • 测试和测量设备
    • 无线通信
    • 通用时钟

参数
lvds

方框图

lvds
1. 产品概述
CDCLVD1204是德州仪器(TI)推出的2:4差分LVDS缓冲器,专为高性能时钟分配设计,具有以下核心特性:

  • 低抖动性能‌:附加抖动<300 fs RMS(10kHz-20MHz带宽)
  • 多协议兼容‌:支持LVDS、LVPECL和LVCMOS输入
  • 高频率支持‌:工作频率可达800MHz
  • 低输出偏移‌:最大20ps输出间偏斜

2. 关键参数

参数规格
供电电压2.375V - 2.625V
工作温度-40°C至85°C
输出类型4对LVDS(ANSI EIA/TIA-644A兼容)
ESD防护>3kV HBM, >1kV CDM
封装3mm×3mm 16引脚VQFN(RGT)

3. 功能描述

  • 输入选择‌:通过IN_SEL引脚选择两路差分输入(IN0/IN1)中的一路,悬空时禁用输出
  • 失效保护‌:内置输入迟滞功能,防止无输入信号时的输出振荡
  • 参考电压‌:提供VAC_REF引脚用于容性耦合输入的偏置

4. 典型应用

  • 电信/网络设备时钟分配
  • 医疗成像设备
  • 无线通信系统
  • 测试测量仪器

5. 设计要点

  • 布局建议‌:需将裸露焊盘焊接至PCB以优化散热(θJA=51.3°C/W)
  • 电源滤波‌:推荐使用0.1μF高频去耦电容+1μF/10μF低频滤波组合
  • 终端匹配‌:LVDS输出需100Ω差分端接,靠近接收器放置

6. 性能验证
实测数据(156.25MHz输入):

  • 参考时钟抖动:67fs RMS
  • 输出总抖动:80fs RMS
  • 附加抖动:44fs RMS

文档包含完整的引脚定义、电气特性表、时序参数及热性能数据,适用于高速数字系统的时钟树设计。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分