CDCLVD2102时钟缓冲器将两个时钟输入(IN0、IN1)分配给总共4对差分LVDS时钟输出(OUT0、OUT3)。每个缓冲器块由一个输入和 2 个 LVDS 输出组成。输入可以是LVDS、LVPECL或LVCMOS。
该CDCLVD2102专为驱动 50 条输电线路而设计。如果以单端模式驱动输入,则适当的偏置电压 (V AC_REF )应用于未使用的负输入引脚。
*附件:cdclvd2102.pdf
使用控制引脚 (EN),可以禁用或启用输出。如果EN引脚保持打开状态,则启用两个具有所有输出的缓冲器,如果切换到逻辑“0”,则禁用两个具有所有输出的缓冲器(静态逻辑“0”),如果切换到逻辑“1”,则禁用一个具有两个输出的缓冲器,启用另一个具有两个输出的缓冲器。该部件支持故障安全功能。它包含输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
该器件在2.5V电源环境中工作,特性为–40°C至85°C(环境温度)。该CDCLVD2102采用小型16引脚、3mm×3mm QFN封装。
特性
- 双通道 1:2 差分缓冲器
- 低附加抖动 <300 fs RMS(10 kHz 至 20 MHz)
- 15 ps(最大)的低组内输出偏斜
- 通用输入接受 LVDS、LVPECL、LVCMOS
- 一个输入专用于两个输出
- 共有 4 个 LVDS 输出,兼容 ANSI EIA/TIA-644A 标准
- 时钟频率高达 800 MHz
- 2.375–2.625V 器件电源
- LVDS基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围 –40°C 至 85°C
- 封装采用 3mm × 3mm 16 引脚 QFN (RGT) 封装
- ESD 保护超过 3 kV HBM、1 kV CDM
- 应用
参数

1. 产品概述
- 型号:CDCLVD2102,德州仪器(TI)生产的双路1:2差分LVDS时钟缓冲器。
- 功能:将两路时钟输入(IN0、IN1)分配至4对差分LVDS输出(OUT0-OUT3),每路输入驱动2个输出。
- 兼容性:支持LVDS、LVPECL、LVCMOS输入,输出符合ANSI EIA/TIA-644A标准。
- 关键特性:
- 超低附加抖动:<300 fs RMS(10 kHz–20 MHz)。
- 低输出偏斜:同一组输出间最大15 ps。
- 工作频率:最高800 MHz。
- 电源范围:2.375–2.625V,工业级温度范围(-40°C至85°C)。
2. 应用领域
- 电信/网络设备、医疗成像、测试仪器、无线通信及通用时钟分配系统。
3. 核心设计特性
- 输入控制:
- 通过EN引脚控制输出使能(全部禁用/全部启用/部分启用)。
- 输入内置滞后功能,防止无信号时输出振荡。
- 热管理:
- 采用3mm×3mm 16引脚QFN封装,带裸露焊盘,需焊接至PCB以优化散热。
- ESD保护:
- 人体放电模型(HBM)>3 kV,充电器件模型(CDM)>1 kV。
4. 电气参数
- 输出特性:
- 差分输出电压:250–450 mV(典型值)。
- 稳态共模电压:1.1–1.375V。
- 功耗:
- 静态电流:27–45 mA(无负载)。
- 动态电流:76–106 mA(800 MHz全负载)。
5. 典型应用设计
- 输入配置:支持DC/AC耦合,提供VAC_REF引脚用于容性耦合输入的偏置。
- 输出端接:推荐100Ω终端电阻靠近接收器,未用输出可悬空。
- 电源滤波:建议每电源引脚就近放置0.1μF高频去耦电容,可选铁氧体磁珠隔离板级噪声。
6. 封装与订购信息
- 封装:16引脚VQFN(RGT),符合RoHS标准,MSL等级2(260°C回流焊)。
- 型号后缀:RGTR(卷带3000片)、RGTT(卷带250片),标记为“D2102”。
7. 修订历史
- 关键更新:ESD保护等级提升至3 kV HBM/1 kV CDM,电气参数优化(如ΔVOD范围调整)。
文档用途:提供完整的器件规格、设计指南及可靠性数据,适用于高频低抖动时钟分配系统的硬件开发。