该CDCLVP1208是一种高度通用、低附加抖动缓冲器,可产生8个 来自两个可选LVPECL、LVDS或LVCMOS输入之一的LVPECL时钟输出副本,用于 各种通信应用。它的最大时钟频率高达 2 GHz。The CDCLVP1208 具有片上多路复用器 (MUX),用于选择可轻松配置的两个输入之一 仅通过控制终端。整体加性抖动性能小于 0.1 ps,RMS 从 10 kHz 到 20 MHz,总输出偏斜低至 20 ps,使该器件成为完美的 适用于要求苛刻的应用。
*附件:cdclvp1208.pdf
CDCLVP1208时钟缓冲器将两个可选时钟输入(IN0、IN1)中的一个分配给 八对差分LVPECL时钟输出(OUT0、OUT7),时钟偏移最小 分配。该CDCLVP1208可以接受两个时钟源进入输入多路复用器。输入可以 是 LVPECL、LVDS 或 LVCMOS/LVTTL。
该CDCLVP1208专为驱动 50 Ω输电线路而设计。开车时 单端模式下的输入,LVPECL 偏置电压 (V AC_REF ) 应该是 应用于未使用的负极输入端子。但是,对于高达 2 GHz 的高速性能, 强烈建议使用差分模式。
该CDCLVP1208封装在一个小型 28 引脚 5mm × 5mm QFN 封装,工作温度范围为 –40°C 至 85°C。
特性
- 2:8 差分缓冲器
- 通过控制端子选择时钟输入
- 通用输入接受LVPECL、LVDS和
LVCMOS/LVTTL - 八个LVPECL输出
- 最大时钟频率:2 GHz
- 最大内核电流消耗:73 mA
- 极低的附加抖动:10 kHz 至20 MHz 偏移范围内为 <100 fs,rms:
- 57 fs,rms(典型值),122.88 MHz
- 156.25 MHz时为48 fs,rms(典型值)
- 30 fs,rms(典型值),312.5 MHz
- 2.375V至3.6V器件电源
- 最大传播延迟:450 ps
- 最大输出偏斜:20 ps
- LVPECL 基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围:–40°C 至 85°C
- 支持 105°C PCB 温度
(使用导热垫测量) - ESD 保护超过 2 kV (HBM)
- 采用 5 mm × 5 mm QFN-28 (RHD)
封装
参数

方框图

1. 产品概述
CDCLVP1208是德州仪器(TI)推出的8路LVPECL输出高性能时钟2:8缓冲器,具有以下核心特性:
- 输入灵活性:支持LVPECL、LVDS、LVCMOS/LVTTL多种输入类型,通过控制终端可选两路时钟输入。
- 高性能指标:最大时钟频率2 GHz,典型附加抖动<100 fs(RMS),输出偏斜低至20 ps,传播延迟≤450 ps。
- 电源与封装:工作电压2.375V至3.6V,采用5mm×5mm QFN-28封装,工业级温度范围(-40°C至85°C)。
2. 关键特性
- 低噪声设计:典型附加抖动低至30 fs(312.5 MHz时),适合高精度时序应用。
- 高驱动能力:8路差分LVPECL输出,支持50Ω传输线驱动,推荐差分模式以实现2 GHz高频性能。
- 集成功能:内置多路复用器(MUX)简化输入选择,提供参考电压VAC_REF用于容性耦合输入。
3. 应用场景
- 通信设备:无线基站、网络交换机等需低抖动时钟分配的场合。
- 医疗与测试:医学成像设备、高精度测试仪器。
4. 设计要点
- 热管理:需将PCB温度控制在105°C以内(热垫测量),确保结温≤125°C。
- 电源滤波:建议每电源引脚就近放置0.1μF去耦电容,必要时串联铁氧体磁珠抑制高频噪声。
- 布局建议:热焊盘需充分接地并配合过孔散热,输出端电阻应靠近驱动或接收端放置。
5. 文档结构
- 规格参数:包含绝对最大额定值、ESD等级、电气特性(如VOH/VOL、抖动性能)。
- 功能框图:展示输入MUX、参考电压生成及输出缓冲架构。
- 应用示例:提供线卡设计中时钟分配方案,包括PHY、ASIC和FPGA的接口配置。