‌CDCLVP2104 高性能时钟缓冲器技术文档总结

描述

该CDCLVP2104是一种高度通用、低附加抖动缓冲器,可产生8个 来自两个 LVPECL、LVDS 或 LVCMOS 输入的 LVPECL 时钟输出副本,用于各种 通信应用。它的最大时钟频率高达 2 GHz。每个缓冲区块 由一个输入组成,为两个 LVPECL 输出供电。整体加性抖动性能为 小于 0.1 ps,RMS 范围为 10 kHz 至 20 MHz,总输出偏斜低至 15 ps,使 设备是用于要求苛刻的应用的完美选择。
*附件:cdclvp2104.pdf

CDCLVP2104时钟缓冲器将两个时钟输入(IN0、IN1)分配给八对 差分LVPECL时钟输出(OUT0、OUT7),时钟分配偏移最小。每 缓冲区块由一个输入组成,该输入为两个LVPECL时钟输出供电。输入可以是LVPECL, LVDS 或 LVCMOS/LVTTL。

该CDCLVP2104专为驱动 50 Ω输电线路而设计。开车时 单端模式下的输入,LVPECL 偏置电压 (V AC_REF ) 必须是 应用于未使用的负输入引脚。但是,对于高达 2 GHz 的高速性能, 强烈建议使用差分模式。

该CDCLVP2104的特点是工作范围为 &3150;40°C 至 +85°C,提供 5mm × 5mm QFN-28 封装。

特性

  • 双 1:4 差分缓冲器
  • 两个时钟输入
  • 通用输入可接受 LVPECL、LVDS、
    LVCMOS/LVTTL
  • 八个LVPECL输出
  • 最大时钟频率:2 GHz
  • 最大内核电流消耗:78 mA
  • 极低的附加抖动:<100 fs,RMS,10
    kHz至20 MHz失调范围
  • 2.375V至3.6V器件电源
  • 最大传播延迟:450 ps
  • 在组输出偏斜内最大 15 ps
  • LVPECL 基准电压,V AC_REF ,可用于电容耦合输入
  • 工业温度范围:–40°C 至 +85°C
  • 支持 105°C PCB 温度(使用导热垫测量)
  • 采用 5 mm × 5 mm、28 引脚 VQFN (RHD) 封装
  • ESD 保护超过 2000 V (HBM)

参数
LVPECL

方框图

LVPECL
1. 产品概述
CDCLVP2104是德州仪器(TI)推出的八路LVPECL输出高性能时钟缓冲器,具有以下核心特性:

  • 双1:4差分缓冲架构‌:支持两路独立时钟输入(IN0/IN1),可接受LVPECL、LVDS、LVCMOS/LVTTL多种输入类型。
  • 高性能指标‌:最大时钟频率2 GHz,典型附加抖动<100 fs(RMS,10 kHz-20 MHz偏移范围),传播延迟≤450 ps,输出偏斜≤15 ps(同组内)。
  • 电源与封装‌:工作电压2.375V至3.6V,工业级温度范围(-40°C至+85°C),5mm×5mm 28引脚VQFN封装。

2. 关键特性

  • 低功耗设计‌:核心最大电流消耗78 mA,支持105°C PCB温度(需散热焊盘)。
  • 灵活接口‌:输入兼容差分/单端模式,输出为8对LVPECL信号,专为驱动50Ω传输线优化。
  • 低噪声性能‌:内置参考电压生成器(VAC_REF),适用于电容耦合输入。

3. 应用场景

  • 无线通信、电信/网络设备
  • 医疗成像、测试测量仪器

4. 技术细节

  • 输入配置‌:支持AC/DC耦合,提供LVCMOS、LVDS、LVPECL的终端电阻设计指南(如DC耦合LVPECL需82Ω/130Ω电阻)。
  • 输出配置‌:推荐50Ω至VCC-2V终端,提供DC(Thevenin等效)和AC耦合方案(如3.3V系统使用150Ω+50Ω组合)。
  • 热管理‌:需将裸露焊盘焊接至PCB地平面,通过多通孔散热,ΨJB热阻11.4°C/W。

5. 设计支持

  • 电源滤波‌:建议每电源引脚就近放置0.1μF去耦电容,可选铁氧体磁珠抑制高频噪声。
  • 布局示例‌:评估板参考设计(SCAU039)提供优化布局方案。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分