CDCLVP2102是一种高度通用、低附加抖动缓冲器,可产生四个 来自两个 LVPECL、LVDS 或 LVCMOS 输入的 LVPECL 时钟输出副本,用于各种 通信应用。它的最大时钟频率高达 2 GHz。每个缓冲区块 由一个输入组成,为两个 LVPECL 输出供电。整体加性抖动性能为 小于 0.1 ps,RMS 范围为 10 kHz 至 20 MHz,总输出偏斜低至 10 ps,使 设备是用于要求苛刻的应用的完美选择。
*附件:cdclvp2102.pdf
CDCLVP2102时钟缓冲器将两个时钟输入(IN0、IN1)分配给四对 差分LVPECL时钟输出(OUT0、OUT3),时钟分配偏移最小。每 缓冲区块由一个输入组成,该输入为两个LVPECL时钟输出供电。输入可以是LVPECL, LVDS 或 LVCMOS/LVTTL。
该CDCLVP2102专为驱动 50 Ω输电线路而设计。开车时 单端模式下的输入,LVPECL 偏置电压 (V AC_REF ) 应该是 应用于未使用的负输入引脚。但是,对于高达 2 GHz 的高速性能, 强烈建议使用差分模式。
该CDCLVP2102的工作温度范围为 –40°C 至 +85°C,可提供 3mm × 3mm VQFN-16 封装。
特性
- 双通道 1:2 差分缓冲器
- 两个时钟输入
- 通用输入可接受 LVPECL、LVDS、
LVCMOS/LVTTL - 四个LVPECL输出
- 最大时钟频率:2 GHz
- 最大内核电流消耗:
48 mA - 极低的附加抖动:<100 fs,RMS,10
kHz至20 MHz失调范围 - 2.375V至3.6V器件电源
- 最大传播延迟:450 ps
- 最大组内输出偏斜:10 ps
- LVPECL 基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围:–40°C
至 +85°C - 支持 105°C PCB 温度
(使用导热垫测量) - 采用 3 mm × 3 mm、16 引脚
VQFN (RGT) 封装 - ESD 保护超过 2000 V (HBM)
参数

方框图

1. 产品概述
CDCLVP2102是德州仪器(TI)设计的一款四路LVPECL输出、高性能时钟缓冲器,具有以下核心特性:
- 输入兼容性:支持LVPECL、LVDS、LVCMOS/LVTTL多种输入类型
- 输出性能:4路LVPECL输出,最大时钟频率2 GHz,输出间偏斜低至10 ps
- 低抖动:10 kHz至20 MHz频段内附加抖动<100 fs(RMS)
- 电源范围:2.375V至3.6V,核心最大功耗48 mA
- 封装:3mm×3mm 16引脚VQFN(RGT)
2. 关键参数
- 电气特性
- 差分输入峰峰值电压:0.1V(1.5 GHz以下)/0.2V(2 GHz)
- 输出差分峰峰值电压:0.5V(VCC=2.375V时)至1.35V(VCC=3.3V时)
- 传播延迟:最大450 ps
- 热性能
- 工作温度:-40°C至+85°C(支持PCB温度105°C)
- 结至环境热阻:51.8°C/W(无气流)
3. 应用场景
- 无线通信设备
- 电信/网络设备
- 医疗成像系统
- 测试测量仪器
4. 设计要点
- 输入配置:支持AC/DC耦合,需根据输入类型(LVCMOS/LVDS/LVPECL)选择匹配电阻(如LVDS需100Ω终端)
- 输出端接:推荐50Ω至VCC-2V端接,提供DC/AC耦合方案(如VCC=3.3V时使用82Ω+130Ω等效电路)
- 电源去耦:建议每电源引脚配置0.1μF高频去耦电容,必要时增加铁氧体磁珠隔离噪声
5. 封装与布局
- 需将裸露焊盘焊接至PCB地平面以实现散热
- 典型布局包含4个热过孔(直径0.3mm)
- 提供评估板参考设计(SCAU033)
6. 修订历史
- 2016年1月修订版(Rev. C)新增:
- 105°C热焊盘温度支持
- 扩展抖动测试条件(如156.25MHz/312.5MHz)
- 增强ESD和热参数表格
该文档为完整数据手册,包含引脚定义、时序图、测试配置及典型应用电路,适用于高频时钟分配系统的硬件设计参考。