‌CDCLVP2106 高性能时钟缓冲器技术文档总结

描述

CDCLVP2106是一种高度通用、低附加抖动缓冲器,可生成 12 来自两个 LVPECL、LVDS 或 LVCMOS 输入的 LVPECL 时钟输出副本,用于各种 通信应用。它的最大时钟频率高达 2 GHz。每个缓冲区块 由一个输入组成,为两个 LVPECL 输出供电。整体加性抖动性能为 小于 0.1 ps,RMS 范围为 10 kHz 至 20 MHz,总输出偏斜低至 20 ps,使 设备是用于要求苛刻的应用的完美选择。
*附件:cdclvp2106.pdf

CDCLVP2106时钟缓冲器将两个时钟输入(IN0、IN1)分配给 12 对 差分LVPECL时钟输出(OUT0、OUT11),时钟分配偏移最小。每 缓冲区块由一个输入组成,该输入为两个LVPECL时钟输出供电。输入可以是LVPECL, LVDS 或 LVCMOS/LVTTL。

该CDCLVP2106专为驱动 50 Ω输电线路而设计。开车时 单端模式下的输入,LVPECL 偏置电压 (V AC_REF ) 应该是 应用于未使用的负输入引脚。但是,对于高达 2 GHz 的高速性能, 强烈建议使用差分模式。

该CDCLVP2106的特性是工作温度范围为 –40°C 至 +85°C,可在 6 mm × 6 mm VQFN-40 封装。

特性

  • 双 1:6 差分缓冲器
  • 两个时钟输入
  • 通用输入可接受 LVPECL、LVDS、
    LVCMOS/LVTTL
  • 12 个 LVPECL 输出
  • 最大时钟频率:2 GHz
  • 最大内核电流消耗:92 mA
  • 极低的附加抖动:<100 fs,RMS,10
    kHz至20 MHz失调范围
  • 2.375V至3.6V器件电源
  • 最大传播延迟:550 ps
  • 最大组内输出偏斜:20 ps
  • LVPECL 基准电压,V AC_REF ,可用于电容耦合输入
  • 工业温度范围:–40°C
    至 +85°C
  • 支持 105°C PCB 温度(使用导热垫测量
  • 采用 6 mm × 6 mm 40 引脚 VQFN
    (RHA) 封装
  • ESD 保护超过 2000 V (HBM)

参数
LVCMOS

方框图

LVCMOS
1. 产品概述
CDCLVP2106是德州仪器(TI)推出的12路LVPECL输出高性能时钟缓冲器,具有超低附加抖动(<100 fs RMS)和20 ps的芯片内输出偏斜,专为无线通信、医疗成像等高精度时钟分配场景设计。其核心特性包括:

  • 双1:6差分缓冲架构‌:支持2组独立输入(IN0/IN1),每组生成6路LVPECL输出(共12路)。
  • 多协议输入兼容‌:支持LVPECL、LVDS、LVCMOS/LVTTL输入,频率范围覆盖DC至2 GHz。
  • 低功耗设计‌:核心电流消耗最大92 mA,工作电压2.375V至3.6V。
  • 工业级可靠性‌:工作温度-40°C至85°C,PCB耐温达105°C(需配合散热焊盘)。

2. 关键性能参数

  • 抖动性能‌:10 kHz至20 MHz频偏范围内RMS附加抖动<0.1 ps。
  • 时序特性‌:传播延迟≤550 ps,芯片内输出偏斜≤20 ps。
  • 封装与ESD防护‌:6mm×6mm 40引脚VQFN封装,ESD防护等级超过2000V(HBM)。

3. 应用设计要点

  • 输入配置‌:支持直流/交流耦合,需根据输入类型(LVCMOS/LVDS/LVPECL)匹配终端电阻(如LVDS需100Ω差分终端)。
  • 输出端接‌:推荐50Ω端接至VCC-2V,若直流偏压不可用,可采用戴维南等效电路(如3.3V供电时130Ω+82Ω组合)。
  • 电源去耦‌:每个电源引脚需配置0.1μF高频去耦电容,建议增加铁氧体磁珠抑制高频噪声。

4. 典型应用场景

  • 通信设备‌:用于基站时钟树分配,保障多通道同步。
  • 医疗成像‌:驱动高速ADC/DAC的低抖动时钟需求。
  • 测试仪器‌:需高精度时序控制的信号发生系统。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分