CDCLVP2108是一种高度通用、低附加抖动缓冲器,可产生16 来自两个 LVPECL、LVDS 或 LVCMOS 输入的 LVPECL 时钟输出副本,用于各种 通信应用。它的最大时钟频率高达 2 GHz。每个缓冲区块 由一个输入组成,为两个 LVPECL 输出供电。整体加性抖动性能为 小于 0.1 ps,RMS 范围为 10 kHz 至 20 MHz,总输出偏斜低至 25 ps,使 设备是用于要求苛刻的应用的完美选择。
*附件:cdclvp2108.pdf
CDCLVP2108时钟缓冲器将两个时钟输入(IN0、IN1)分配给 16 对 差分LVPECL时钟输出(OUT0、OUT15),时钟分配偏移最小。每 缓冲区块由一个输入组成,该输入为两个LVPECL时钟输出供电。输入可以是LVPECL, LVDS 或 LVCMOS/LVTTL。
该CDCLVP2108专为驱动 50 Ω输电线路而设计。开车时 单端模式下的输入,LVPECL 偏置电压 (V AC_REF ) 必须是 应用于未使用的负输入引脚。但是,对于高达 2 GHz 的高速性能, 强烈建议使用差分模式。
该CDCLVP2108的工作温度范围为 –40°C 至 +85°C,并采用 7mm × 7mm,VQFN-48 封装。
特性
- 双通道 1:8 差分缓冲器
- 两个时钟输入
- 通用输入可接受 LVPECL、LVDS、
LVCMOS/LVTTL - 16 个 LVPECL 输出
- 最大时钟频率:2 GHz
- 最大内核电流消耗:115 mA
- 极低的附加抖动:<100 fs,RMS
,失调范围为 10 kHz 至 20 MHz - 2.375V至3.6V器件电源
- 最大传播延迟:550 ps
- 最大组内输出偏斜:25 ps
- LVPECL 基准电压,V
AC_REF ,可用于电容耦合输入 - 工业温度范围:–l40°C
至 +85°C - 支持 105°C PCB 温度(使用导热垫测量
) - 采用 7 mm × 7 mm、48 引脚 VQFN
(RGZ) 封装 - ESD 保护超过 2000 V (HBM)
参数

方框图

1. 产品概述
CDCLVP2108是德州仪器(TI)推出的16路LVPECL输出高性能时钟缓冲器,具有以下核心特性:
- 双1:8差分缓冲架构:支持两个独立时钟输入(IN0/IN1),可接受LVPECL、LVDS、LVCMOS/LVTTL多种输入信号类型。
- 高性能指标:最大时钟频率2 GHz,传播延迟≤550 ps,输出偏斜≤25 ps,附加抖动<100 fs(RMS,10 kHz-20 MHz)。
- 宽电压范围:工作电压2.375V至3.6V,核心电流消耗≤115 mA。
- 工业级温度:支持-40°C至+85°C环境温度,PCB温度最高105°C(需配合散热焊盘)。
2. 关键应用领域
- 无线通信设备
- 电信/网络基础设施
- 医疗成像系统
- 测试测量仪器
3. 技术亮点
- 低抖动设计:整体附加抖动<0.1 ps RMS(10 kHz-20 MHz),适合高精度时钟分配。
- 灵活输入配置:支持差分/单端输入模式,内置VAC_REF偏置电压(3.3V专用)。
- 封装与散热:7mm×7mm 48引脚VQFN封装,需将散热焊盘接地以优化热性能。
4. 功能框图与接口
- 输入接口:2组差分输入(INP0/INN0、INP1/INN1),兼容AC/DC耦合。
- 输出接口:16对LVPECL输出(OUTP0-OUTP15/OUTN0-OUTN15),需外接50Ω至VCC-2V终端电阻。
- 电源管理:多组VCC引脚需并联0.1μF去耦电容,推荐增加铁氧体磁珠抑制高频噪声。
5. 设计注意事项
- 终端匹配:提供2.5V/3.3V下的DC/AC耦合终端方案(如2.5V时DC耦合用250Ω+62.5Ω组合)。
- 布局建议:电源滤波电容需贴近引脚,散热焊盘需通过多通孔连接至地层。
- 热设计:ΨJB热阻为8.3°C/W,需确保结温≤125°C(示例:1833mW功耗下温升约15.2°C)。
6. 文档支持
- 包含完整引脚定义、电气特性(如LVPECL输出VOH/VOL参数)、时序要求及典型应用电路。
- 提供评估模块参考(SCAU038)和热设计指南(SLUA566、SLYT127)。
7. 订购信息
- 可选封装:VQFN-48(RGZ),卷带包装(250/2500颗)。
- 环保认证:符合RoHS标准,MSL3级湿度敏感等级。
该器件适用于对时钟同步精度要求严苛的系统,其低抖动和多输出特性可简化复杂时钟树设计。