CDCLVP215时钟驱动器将两倍的一对差分时钟对LVPECL(CLKA、CLKB)分配给5对差分LVPECL时钟(QA0..QA4、QB0..QB4)输出,时钟分配的偏斜最小。CDCLVP215指定低输出到输出偏斜。该CDCLVP215专为驱动 50 条
输电线路而设计。当不使用输出对时,建议将其保持打开状态以降低功耗。如果仅使用其中一个输出对,则另一个输出对必须相同端接为 50
。
*附件:cdclvp215.pdf
V 型BB型如果需要单端输入作,则使用基准电压输出。在这种情况下,VBB型引脚应连接到 CLKA 或 CLKB,并通过 10-nF 电容器旁路到 GND。
但是,对于高达 3.5 GHz 的高速性能,强烈建议使用差分模式。
该CDCLVP215的工作温度范围为 –40°C 至 85°C。
特性
- 2× 一个差分时钟输入对LVPECL至5个差分LVPECL时钟输出
- 与 LVPECL/LVECL 完全兼容
- 支持 2.375 V 至 3.8 V 的宽电源电压范围
- 打开输入默认状态(Open Input Default State)
- 低输出偏斜 (典型值 15 ps),用于时钟分配应用
- V
BB型用于单端时钟的基准电压输出 - 采用 QFN32 封装
- 频率范围从直流到3.5 GHz
- 与 MC100 系列 EP111、LVEP210、ES6111 LVEP111 引脚兼容
- 应用
- 专为驱动 50 条
传输线高性能时钟分配而设计
参数

1. 产品概述
- 型号:CDCLVP215,德州仪器(TI)生产,QFN32封装。
- 功能:将两路差分LVPECL时钟输入(CLKA/CLKB)分配为5路差分LVPECL输出(QA0-QA4/QB0-QB4),专为低偏移时钟分配设计。
- 关键特性:
- 支持宽电源电压范围(2.375V至3.8V)。
- 输出偏移低至15ps(典型值),频率范围DC至3.5 GHz。
- 兼容LVPECL/LVECL电平,提供VBB参考电压用于单端输入。
- 驱动50Ω传输线优化,未使用的输出建议悬空以降低功耗。
2. 电气特性
- 电源要求:
- LVECL模式:VCC=0V,VEE=-2.375V至-3.8V。
- LVPECL模式:VCC=2.375V至3.8V,VEE=0V。
- 输入/输出参数:
- 差分输入振幅(VID)最小0.5V,支持单端输入(需连接VBB并旁路电容)。
- 输出摆幅(VOD)典型值600mV,支持高速信号传输。
3. 性能参数
- 时序特性:
- 传播延迟(tpd):135ps(典型值),最大300ps。
- 输出间偏移(tsk(o)):15ps(典型值),最大30ps。
- 抖动性能:
- 附加相位抖动(RMS)<0.8ps(20kHz-20MHz带宽,125MHz输出)。
4. 封装与引脚
- 封装:QFN32(5mm×5mm),带PowerPAD™散热焊盘(连接至VEE)。
- 关键引脚:
- CLKA/CLKB:差分输入对。
- QA0-QA4/QB0-QB4:差分输出对。
- VBB:单端输入参考电压输出。
5. 应用场景
- 高速时钟分配(如通信设备、数据中心)。
- 驱动50Ω传输线(需匹配终端电阻)。
- 高可靠性系统(工作温度-40°C至85°C)。
6. 设计注意事项
- 未使用输出:建议悬空或对称端接50Ω以减少功耗。
- 单端输入:需连接VBB至CLK引脚并添加10nF旁路电容。
- ESD防护:器件对静电敏感,需遵循ESD操作规范。