FPGA开发板—璞致 ZYNQ UltraScale+ MPSOC PZ-ZU2/3/4/5 核心板简介

电子说

1.4w人已加入

描述


第一章********核心板简介

[]()1.1产品简介

璞致 ZU2/3/4/5 核心板采用 XILINX 公司的 ZynqUltraScale2/3/4/5 芯片作为主控制器, 核心板做了兼容设计,对于 ZU2/3/4/5 芯片细分的CG/EG/EV,我们也都做了兼容设计,对于 底板设计完全兼容。核心板采用 3 个 0.6mm 间距 120P 镀金连接器与母板连接,核心板四 个脚放置了 4 个3.5mm 固定孔,此孔可以与底板通过螺丝紧固,确保了在强烈震动的环境 下稳定运行。

[]()[]()1.2********产品规格

璞致 ZU2/ZU3/ZU4/ZU5 工业级核心板规格
主控制器
主控制器封装
DDR4/DDR4L
QSPI FLASH
EMMC
启动方式
千兆以太网
用户 LED
IO 数量
GTX 接口数量
工作电压/电流
工作温度
核心板尺寸、工艺
与底板扣接高度

[]()[]()1.3********产品外观

核心板核心板编辑核心板核心板编辑

[]()[]()1.4********产品尺寸

核心板尺寸为 83.8x64.8mm,核心板通过背面的 3 颗 0.6mm/120P 镀金高速连接器与底 板连接,合高 3mm。如下图是核心板的尺寸标注。

核心板核心板编辑

[]()[]()[]()[]()第二章********核心板使用说明

[]()2.1********核心板供电

核心板供电电压是 5V,在核心板的四个角都留有电源输入管脚, 电源管脚在模块内部 已做了连通,此设计是为了方便底板的电源接入,设计时只需要连接一个角上的电源管脚, 核心板即可工作。电源连接需用铜皮连接且打足够的过孔保证电源通流能力。核心板上的所 有 GND 信号都需要连接到底板上,每个 GND 通过两个过孔与底板连接以确保通流能力 。 核心板的极限电流在 5V/3A,所以外部供电需要考虑极限电流情况以保证核心板工作稳定。

给模组供电的电源输出电压需要稳定 ,在模组电源输入加一级 DCDC 电源转换,从高 电压转到 5V,DCDC 电流输出能力可以选 5A 左右 ,如电源芯片 MP2482/MP2225 可以参 考 。在模组电源输入处需放置 2 颗 220uF/10V 电容保证电源质量,如果是使用钽电容,最 好用一个 1 欧姆 0805 电阻与电容串联,以保证钽电容的稳定性。

核心板核心板编辑

[]()[]()2.2********核心板时钟

核心板为 PS 侧提供了 33.333Mhz 的时钟输入,输入的管脚位置为 PS_REF_CLK;为 PL 侧提供了 200Mhz 的 差分 时 钟 输 入 , PL 侧 的 时 钟 输 入 管 脚 是 FPGA_12P_GC_65/ FPGA_12N_GC_65,管脚位置是 L3/L2;为 PL 侧 GTX 提供了一路 125Mhz 的差分时钟输入, 输入位置是 GTX 的 BANK224 的 CLK1,管脚位号是 V6/V5。另外, 125Mhz 时钟只在 ZU4/5 上提供,ZU2/3 上没有 GTX 接口,无法使用 。如下图列出了连接方式。

[]()[]()2.3********核心板全局复位

核心板提供了 nGST 复位按键,为系统复位按键,低电平有效。此引脚也引出到了连接 器,信号名称为 SYS_nRST_I,方便外部加入复位按键或者设计看门狗复位电路用。同时为了 系统稳定,我们在核心板上加了复位芯片 MAX811SEUS,复位输出信号也引出到了连接器 上,信号名称为 SYS_nRST_O,此信号可以用于单板其他外设的复位用,信号电平是 3.3V。 复位脚为 PS/PL 共用复位,连接到 PS 侧的 PS_POR_500(D21)引脚上和 PL 侧 BANK34 的 IO_L3N_34(G9)管脚。

如果底板上需要设计复位电路有以下几种情况需考虑。

1) 复位电路底板内部使用,只需要对地添加复位按键和一个 10uF 电容并口即可。

2) 复位电路需要预留在结构上供外部使用,需要添加对地按键,同时对地并联 10uF 电 容和 TVS 防静电器件。

核心板核心板编辑

[]()[]()2.4********核心板启动方式

核心板支持四种启动模式,分别是 JTAG 、QSPI Flash 、EMMC 、SD 卡。板载了前三种 方式,SD 卡方式用户可以通过在底板上连接实现。 四种启动方式可以通过板载的拨码开关 来选择。如下图已列出各个模式拨码开关所在的位置。因主芯片发热量较大,所以在核心板 上需要加散热片,会遮挡 BOOT MODE 选择表格。

核心板核心板编辑

[]()[]()2.5********网口连接

核心板上放置了一颗千兆以太网芯片 KSZ9031,以太网芯片与 ZYNQ 芯片之间通过 RGMII 接口互联,连接对应管脚见下表, 以太网对外连接只需要一个带变压器的 RJ45 即可 使用,芯片地址 PHY_AD[2:0]=001,连接原理图可参考下图(产品电路需加 ESD 保护电路)。

RMGII 信号管脚名称管脚位置
GTX_CLKMIO26_501L15
TXD0MIO27_501J15
TXD1MIO28_501K15
TXD2MIO29_501G16
TXD3MIO30_501F16
TX_ENMIO31_501H16
RX_CLKMIO32_501J16
RXD0MIO33_501L16
RXD1MIO34_501L17
RXD2MIO35_501H17
RXD3MIO36_501K17
RX_CTLMIO37_501J17
MDCMIO76_502B20
MDIOMIO77_502F20

核心板核心板编辑

[]()[]()2.6EMMC管脚定义

板载 EMMC 容量 8GB,型号为 THGBMFG6C1LBAIL,管脚定义如下表

EMMC********引脚管脚名称管脚位置
EMMC_D0MIO13AH18
EMMC_D1MIO14AG18
EMMC_D2MIO15AE18
EMMC_D3MIO16AF18
EMMC_D4MIO17AC18
EMMC_D5MIO18AC19
EMMC_D6MIO19AE19
EMMC_D7MIO20AD19
EMMC_CLKMIO22AB20
EMMC_CMDMIO21AC21
EMMC_nRSTMIO23AB18

[]()[]()2.7QSPIFLASH

核心板设计了两路 QSPI FLASH,容量为 32MB 的 QSPI FLASH,QSPI0 为默认贴片的, QSPI1 为预留的,不贴片 。QSPI FLASH 可用于存储启动文件和用户文件。

QSPI0FLASH引脚管脚名称管脚位置
DATA0MIO4AH16
DATA1MIO1AG16
DATA2MIO2AF15
DATA3MIO3AH15
QSPI_CSMIO5AD16
QSPI_CLKMIO0AG15
[]()QSPI1FLASH引脚管脚名称管脚位置
DATA0MIO8AF17
DATA1MIO9AC16
DATA2MIO10AD17
DATA3MIO11AE17
QSPI_CSMIO7AH17
QSPI_CLKMIO12AC17

[]()2.8板载LED

为方便调试,核心板上放置了三颗 LED,LED 连接到 PL 侧,LED 的管脚位置如下表, 当管脚输出高电平时 LED 点亮,低电平 LED 灭。

序号管脚名称管脚位置
LED1IO-T1U-64AH6
LED2IO-T2U-64AB5
LED3IO-T3U-64AE4

[]()[]()2.9BANK接口电平选择

单板上 BANK64/66 为 HP-BANK,接口电平配置为 1.2/1.8V, 可以通过单板上 提供的指示进行 0 欧姆电阻选焊来调节电压,默认电平为 1.8V。另外对于 ZU2/3 和 ZU4/5,HR-BANK 的命名有所差异,对于 ZU2/3 有 BANK24/25/26/44,对于 ZU4/5 有 BANK44/45/46/43,两者 BANK 分别对应, 管脚兼容,BANK 电平可以实现 1.8V/2.5V/3.3V 三种电平转换,更换电阻位置即可,默认电平为 3.3V。

核心板核心板编辑

[]()[]()2.10PS侧********DDR

PS 侧配置了四颗工业级 DDR4 芯片,单颗容量 1GB, 四颗共计容量为 4GB,型号为 MT40A512M16LY-062E,DDR4 管脚分配直接调用系统分配即可。也可以参考我司提供的例 程。

[]()[]()2.11PL侧********DDR

PL 侧配置了一颗工业级 DDR4 芯片,单颗容量 1GB,型号为 MT40A512M16LY-062E, DDR4L 管脚分配参见下表。

DDR4********引脚管脚名称管脚位置
DDR4_D0IO-L20P-65J6
DDR4_D1IO-L24P-65H9
DDR4_D2IO-L21P-65J7
DDR4_D3IO-L23P-65K9
DDR4_D4IO-L21N-65H7
DDR4_D5IO-L23N-65J9
DDR4_D6IO-L20N-65H6
DDR4_D7IO-L24N-65H8
DDR4_DM0IO-L19P-65J5
DDR4_DQS_P0IO-L22P-65K8
DDR4_DQS_N0IO-L22N-65K7
DDR4_D8IO-L14P-65M6
DDR4_D9IO-L17N-65N8
DDR4_D10IO-L15N-65N6
DDR4_D11IO-L15P-65N7
DDR4_D12IO-L18N-65L8
DDR4_D13IO-L17P-65N9
DDR4_D14IO-L14N-65L5
DDR4_D15IO-L18P-65M8
DDR4_DM1IO-L13P-65L7
DDR4_DQS_P1IO-L16P-65P7
DDR4_DQS_N1IO-L16N-65P6
DDR4_A0IO-L8N-65H1
DDR4_A1IO-L3P-65U8
DDR4_A2IO-L8P-65J1
DDR4_A3IO-L3N-65V8
DDR4_A4IO-L11P-65K4
DDR4_A5IO-L4P-65R8
DDR4_A6IO-L9N-65J2
DDR4_A7IO-L2P-65U9
DDR4_A8IO-L9P-65K2
DDR4_A9IO-L1P-65W8
DDR4_A10IO-L4N-65T8
DDR4_A11IO-L7N-65K1
DDR4_A12IO-L6N-65T6
DDR4_A13IO-L1N-65Y8
DDR4_A14IO-L11N-65K3
DDR4_A15IO-L5P-65R7
DDR4_A16IO-T2U-65P9
DDR4_BA0IO-T1U-65H2
DDR4_BA1IO-L5N-65T7
DDR4_BG0IO-2N-65V9
DDR4_CSIO-L6P-65R6
DDR4_nACTIO-L13N-65L6
DDR4_ODTIO-L19N-65J4
DDR4_RESETIO-L7P-65L1
DDR4_CLK_PIO-L10P-65H4
DDR4_CLK_NIO-L10N-65H3
DDR4_CKEIO-T3U-65K5

[]()[]()[]()[]()第三章********底板设计注意事项

[]()3.1电源部分PCB********设计

电源输入需要铺铜皮连接,打足够的过孔保证通电流能力,但电源电压较高,干扰较大, 在保证通流的条件下不要让这个铜皮更大,以免干扰其他信号。地管脚需要连接到地平面上, 且一个地管脚需要打两个过孔,保证通流和充分连接。

核心板核心板编辑

[]()[]()3.2********高速接口布局走线

1)USB 口:

USB PHY 芯片的并口速率在 60Mhz,并口走线需要保证等长,且长度不大于 1000mil (25.4mm), 所以 PHY 尽量靠近模组放置,USB 差分线 DP/DM 可以拉的长一些。

2)千兆以太网:

与 RJ45 端连接的信号需要保持等长,RGMII 接口的 TX 部分与 RX 部分需要单独保持等 长。

3)HDMI 接口

HDMI 接口信号需要走差分,且差分之间需保持等长控制。

[]()[]()3.3LVDS信号

模组的 BANK 电平可以在 1.2/1.8V/2.5V/3.3V 三种电平之间选择,默认为 3.3V 电平,如 果需要工作在 LVDS 模式下,需要把接口电平调整为 1.8V 或者 2.5V。同时底板的 LVDS 信 号走线需做差分/阻抗控制处理,并且差分之间保持等长。

[]()[]()3.4GTX信号走线

GTX 走线需要考虑的问题比较多,对于有疑问的用户可以联系客服接入技术支持。

[]()[]()3.5********产品防护

对于产品设计,需要在各类接口加上防护电路。需按防护等级需求进行设计。

[]()[]()[]()[]()第四章********核心板管脚与信号等长

[]()4.1********核心板管脚定义

PZ-ZU2/3/4/5 核心板共引出 PS 侧 38 个管脚,PL 侧 192 根管脚,PL 管脚其中有 96 根信号电平 1.2/1.8V,96 根信号可以 1.8/2.5/3.3V 三种电平调节。详细的管脚定义参见文件 夹《PZ-ZU23CGEG 核心板管脚与等长》《PZ-ZU45CGEGEV 核心板管脚与等长》。

[]()[]()4.2********信号等长

为方便用户设计底板以及信号走高速,我们提供了 J1-J3 连接器上的走线长度数据, 方便用户协同底板设计。详细数据表格参见文件夹《PZ-ZU23CGEG 核心板管脚与等长》《PZ- ZU45CGEGEV 核心板管脚与等长》。


审核编辑 黄宇

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分