CDCE937 可编程 3-PLL VCXO 时钟合成器技术手册

描述

CDCE937和CDCEL937器件是基于模块化PLL的低成本、高性能、可编程时钟合成器、乘法器和分频器。这些器件从单个输入频率生成多达 7 个输出时钟。每个输出都可以在系统内编程,以达到230MHz的任何时钟频率,使用多达三个独立的可配置PLL。
*附件:cdce937.pdf

CDCEx937具有独立的输出电源引脚VDDOUT,CDCEL937电压为1.8V,CDCE937电压为2.5V至3.3V。

输入接受外部晶体或LVCMOS时钟信号。如果使用外部晶体,片内负载电容器足以满足大多数应用。负载电容器的值可在 0 至 20pF 范围内进行编程。此外,片上VCXO是可选的,允许将输出频率与外部控制信号(即PWM信号)同步。

特性

  • 可编程时钟发生器系列成员
    • CDCEx913:1PLL,3 个输出
    • CDCEx925:2PLL,5 个输出
    • CDCEx937:3PLL,7 个输出
    • CDCEx949:4LL,9 个输出
  • 系统内可编程性和EEPROM
    • 串行可编程易失性寄存器
    • 非易失性EEPROM存储客户设置
  • 灵活的输入时钟概念
    • 外部晶体:8MHz至32MHz
    • 片内VCXO:拉动范围±150ppm
    • 单端LVCMOS,最高可达160MHz
  • 自由选择高达 230MHz 的输出频率
  • 低噪声PLL内核
    • 集成 PLL 回路滤波器组件
    • 低周期抖动(典型值 60ps)
  • 独立的输出电源引脚
    • CDCE937:3.3V 和 2.5V
    • CDCEL937:1.8V
  • 灵活的时钟驱动器
    • 三个用户可定义的控制输入 [S0/S1/S2],例如 SSC 选择、频率切换、输出使能或断电
    • 为视频、音频、USB、IEEE1394、RFID、蓝牙™、WLAN、以太网™和 GPS 生成高精度时钟
    • 生成与 TI DaVinci™、OMAP™ 和 DSP 一起使用的通用时钟频率
    • 可编程 SSC 调制
    • 支持 0PPM 时钟生成
  • 1.8V器件电源
  • 宽温度范围 –40°C 至 85°C
  • 采用 TSSOP 封装
  • 用于轻松进行 PLL 设计和编程的开发和编程套件 (TI Pro-Clock™)

参数

分频器
1. 产品概述
CDCE937和CDCEL937是德州仪器(TI)推出的低功耗、模块化PLL时钟发生器,支持扩频时钟(SSC)以降低EMI。

  • 核心特性‌:
    • 3个独立PLL,7路可编程输出(最高230MHz)。
    • 支持外部晶体(8-32MHz)或LVCMOS输入(最高160MHz)。
    • 集成VCXO(压控晶体振荡器),支持±150ppm频率调节。
    • 低抖动性能(典型周期抖动60ps)。
    • 1.8V(CDCEL937)或2.5V/3.3V(CDCE937)输出供电。

2. 关键功能

  • 灵活编程‌:
    • 通过I2C/SMBus接口(SDA/SCL)配置寄存器,支持非易失性EEPROM存储用户设置。
    • 3个控制引脚(S0/S1/S2)可动态切换频率、SSC模式或输出状态。
  • 应用场景‌:
    • 高清电视(HDTV)、机顶盒、DVD播放器、打印机、WiFi/USB控制器等。

3. 技术参数

  • 电气特性‌:
    • 工作温度:-40°C至85°C。
    • 供电电流:典型29mA(3 PLL激活时)。
    • 输出驱动能力:支持3.3V/2.5V/1.8V LVCMOS电平。
  • 时钟性能‌:
    • 周期抖动:90ps(单PLL)至180ps(多PLL切换)。
    • SSC调制范围:±0.25%至±2%(中心扩展)或-0.25%至-2%(下扩展)。

4. 封装与设计支持

  • 封装‌:20引脚TSSOP(6.5mm×6.4mm)。
  • 开发工具‌:TI Pro-Clock™软件简化PLL配置与编程。

5. 文档结构
数据手册包含详细引脚定义、寄存器映射、时序图及典型应用电路(如连接以太网PHY、FPGA等)。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分