CDCLVP110时钟驱动器将一个LVPECL或HSTL(可选)输入差分时钟对(CLK0、CLK1)分配给十对差分LVPECL时钟(Q0、Q9)输出,时钟分配的偏差最小。该CDCLVP110可以接受两个时钟源进入输入多路复用器。CLK0输入接受LVECL/LVPECL输入信号,而CLK1在LVPECL条件下工作时接受HSTL输入信号。该CDCLVP110专为驱动 50 Ω输电线路而设计。
如果需要单端输入作,则使用VBB基准电压输出。在这种情况下,VBB 引脚应连接到 CLK0,并通过 10-nF 电容器旁路到 GND。
*附件:cdclvp110.pdf
但是,对于高达 3.5 GHz 的高速性能,强烈建议使用差分模式。
该CDCLVP110的工作温度范围为 –40°C 至 85°C。
特性
- 将一个差分时钟输入对
LVPECL/HSTL分配到10个差分LVPECL时钟输出 - 与 LVECL/LVPECL/HSTL 完全兼容
- 需要单电源电压,±3.3V或±2.5V电源
- 通过CLK_SEL可选择时钟输入
- 低输出偏斜 (典型值 15 ps),用于时钟分配应用
- VBB基准电压输出,用于单端时钟
- 采用 32 引脚 LQFP 封装
- 频率范围从直流到3.5 GHz
- 与 MC100 系列 EP111、ES6111、LVEP111 PTN1111 引脚兼容
参数

方框图

1. 核心功能
- 器件类型:低电压1:10差分时钟驱动器,支持LVPECL/HSTL输入,输出10路LVPECL信号。
- 关键特性:
- 输入选择:通过
CLK_SEL引脚选择差分输入对(CLK0/LVPECL或CLK1/HSTL)。 - 低输出偏斜:典型值15 ps,适用于高精度时钟分配。
- 宽频带支持:工作频率范围DC至3.5 GHz。
- 单端输入支持:提供
VBB参考电压输出,需外接10 nF电容接地。 - 兼容性:引脚兼容MC100系列(如EP111、LVEP111)。
2. 电气特性
- 电源电压:
- LVPECL模式:2.375V–3.8V(VCC对VEE)。
- LVECL模式:-2.375V至-3.8V(VEE对VCC=0V)。
- 输出特性:
- 差分输出电压摆幅:最小600 mV(LVPECL),支持50 Ω传输线驱动。
- 输出电流:高电平(IOH=-21 mA)时VOH典型值VCC-1.3V,低电平(IOL=-5 mA)时VOL典型值VCC-1.85V。
- 功耗:
- 静态电流:≤10 µA(待机),动态电流≤25 mA(时钟运行)。
3. 时序性能
- 传播延迟:
- LVPECL输入:230 ps(最小)至350 ps(最大)。
- HSTL输入:290 ps(最小)至370 ps(最大)。
- 抖动性能:
- 上升/下降时间:100 ps(20%-80%)。
4. 封装与订购信息
- 封装:32引脚LQFP(VF),符合JEDEC标准。
- 工作温度:-40°C至85°C。
- 订购型号:
CDCLVP110VFR(卷带包装,1000片/卷)。CDCLVP110VF(托盘包装,250片/盘)。
5. 应用场景
- 高速内存模块(如DDR DIMM)的时钟分配。
- 通信设备中的低抖动时钟树设计。