CDC351 是一款高性能时钟驱动器电路,可将 1 个输入 (A) 分配到 10 个输出 (Y),时钟分配偏斜最小。输出使能 (OE) 输入将输出禁用到高阻抗状态。CDC351 的工作电压为标称电压为 3.3V CC .
传播延迟在工厂使用 P0 和 P1 引脚进行调整。工厂调整可确保零件到零件的偏斜最小化,并保持在指定的窗口内。引脚 P0 和 P1 不适合客户使用,应连接到 GND。
*附件:cdc351.pdf
特性
- 低输出偏斜、低脉冲偏移,适用于时钟分配和时钟生成应用
- 工作电压为 3.3V V
CC - LVTTL兼容输入和输出
- 支持混合模式信号作(5V 输入和输出电压为 3.3V V
CC ) - 将一个时钟输入分配到十个输出
- 分布式V
CC接地引脚可降低开关噪声 - 高驱动输出 (-32-mA I
哦 , 32毫安 I 老 ) - 最先进的 EPIC-IIB^TM的^BiCMOS设计显著降低功耗
- 封装选项包括塑料小外形 (DW) 和收缩小外形 (DB) 封装
参数

1. 产品概述
- 型号:CDC351/CDC351I,3.3V供电的1输入转10输出时钟驱动器,支持三态输出。
- 核心功能:
- 将单路输入时钟(A)分配至10路低偏移输出(Y1-Y10),输出使能(OE)控制高阻态。
- 采用EPIC-IIB™ BiCMOS工艺,降低功耗,支持5V输入/输出与3.3V供电混合模式。
- 封装:24引脚SSOP(DB)或SOIC(DW),工作温度分商用级(0°C至70°C)和工业级(-40°C至85°C)。
2. 关键特性
- 低偏移设计:输出偏移(tsk(o))≤0.5ns,脉冲偏移(tsk(p))≤0.8ns,确保时钟同步性。
- 输出控制:通过OE引脚(高电平禁用)全局控制10路输出高阻态。
- 工厂校准:P0/P1引脚用于出厂调整传播延迟,用户需接地以保持性能。
- 电气性能:
- 工作电压:3.3V ±10%(3V至3.6V),最高时钟频率100MHz。
- 驱动能力:±32mA(高/低电平输出电流)。
3. 引脚与功能
- 关键引脚:
- A(6脚):输入时钟信号。
- OE(5脚):输出使能(高电平禁用)。
- Y1-Y10:10路输出,每路可驱动5个时钟负载。
- P0/P1(7/8脚):工厂校准引脚,用户需接地。
- 电源设计:分布式VCC/GND引脚(如3/10/14/22脚)减少开关噪声。
4. 性能参数
- 传播延迟:
- 典型值3.5ns(A→Y),使能/禁用延迟3.8-5.9ns(OE→Y)。
- 温度系数:≤65ps/10°C,电压系数:≤-140ps/100mV。
- 功耗:静态电流0.3mA(输出禁用),动态电流随频率线性增加。
5. 绝对最大额定值
- 电源电压:-0.5V至4.6V,输入电压:-0.5V至7V,超出可能损坏器件。
- 热阻:147°C/W(DB封装),101°C/W(DW封装)。
6. 封装与订购信息
- 封装选项:
- SSOP(DB):卷带封装(CDC351DBR)或管装(CDC351DB)。
- SOIC(DW):卷带封装(CDC351DWR)或管装(CDC351DW)。
- 环保认证:符合RoHS标准,引脚镀层为无铅镍钯金(NiPdAu)。