CDC337 是一款高性能、低偏斜时钟驱动器。它专为需要在时钟频率和时钟频率的二分之一下同步输出信号的应用而设计。四个 Y 输出以与时钟 (CLK) 输入相同的频率同相切换。四个Q输出的开关频率是CLK的一半。
当输出使能(OE)输入为低电平,清除(CLR)输入为高电平时,Y输出跟随CLK,Q输出在CLK处切换为低到高转换。将CLR设置为低电平将Q输出异步重置为低电平。当OE为高电平时,输出处于高阻抗状态。
CDC337 的工作温度为 -40°C 至 85°C。
*附件:cdc337.pdf
特性
- 低输出偏斜、低脉冲偏移,适用于时钟分配和时钟生成应用
- TTL兼容输入和CMOS兼容输出
- 将一个时钟输入分配到八个输出
- 分布式V
CC接地引脚可降低开关噪声 - 高驱动输出 (-48mA I
哦 , 48毫安 I 老 ) - 最先进的 EPIC-II B^TM的^BiCMOS设计显著降低功耗
- 封装选项包括塑料小外形 (DW)
参数

1. 产品概述
CDC337是德州仪器(TI)推出的高性能、低偏移时钟驱动器,采用 EPIC-ΙΙB™ BiCMOS 工艺,专为时钟分配和生成应用设计。核心功能包括:
- 1输入转8输出:单路时钟输入(CLK)驱动8路输出,其中4路(Y1-Y4)与CLK同频同相,另4路(Q1-Q4)输出半频信号。
- 低偏移特性:输出间最大偏移(tsk(o))仅 0.75ns,脉冲偏移(tsk(p))0.9ns。
- 工作温度:**-40°C至85°C**(工业级)。
2. 关键特性
- 电气性能:
- TTL兼容输入/CMOS兼容输出,供电范围 4.75V至5.25V(典型5V)。
- 高驱动能力:**±48mA** 输出电流(IOH/IOL)。
- 控制逻辑:
- 输出使能(OE)和异步清零(CLR)控制,支持高阻态输出。
- 分布式VCC/GND引脚设计,降低开关噪声。
- 封装选项:
- 20引脚塑料小外形封装(DW),符合RoHS标准。
3. 功能逻辑
- 控制真值表:| OE | CLR | CLK | Y输出 | Q输出 |
| ------------------ | ------------------- | ------------------- | --------------------- | --------------------- |
| H | X | X | 高阻态(Z) | 高阻态(Z) |
| L | L | X | 低电平 | 异步复位(低电平) |
| L | H | ↑ | 跟随CLK | 半频切换 |
4. 电气参数
| 参数 | 条件 | 最小值 | 最大值 | 单位 |
|---|
| **传播延迟(tPLH/tPHL)** | CL=50pF, VCC=5V | 4 | 9 | ns |
| **静态电流(ICC)** | 输出高阻态 | - | 85 | mA |
| **输入电容(Ci)** | VI=2.5V或0.5V | - | 3 | pF |
5. 应用注意事项
- 布局建议:
- 输入时钟过渡时间需 **≤2.5ns**,避免信号反射。
- 未使用的输入引脚需固定为高/低电平。
- 绝对最大额定值:
- 输入电压范围:**-0.5V至7V**。
- 最大功耗:1.6W(SOIC封装,55°C静止空气)。
总结:CDC337是一款适用于工业温度范围的高精度时钟分配器件,其灵活的半频输出和低偏移特性使其成为同步系统的理想选择。