Texas Instruments CDCDB400 4路输出时钟缓冲器是一款符合DB800ZL标准的4路输出LP-HCSL时钟缓冲器,能够为PCIe Gen 1-5、QuickPath Interconnect (QPI)、UPI和SAS接口分配参考时钟。它还可以为采用CC、SRNS或SRIS构架的SATA接口分配参考时钟。使用SMBus接口和四路输出使能引脚,可以单独配置和控制所有四个输出。CDCDB400是一款DB800ZL衍生缓冲器,符合或超过DB800ZL中的系统参数规格。该器件还符合或超过了DB2000Q规格中的参数。Texas Instruments CDCDB400采用5mm × 5mm 32引脚VQFN封装。
数据手册:*附件:Texas Instruments CDCDB400 4路输出时钟缓冲器数据手册.pdf
特性
- 四个LP-HCSL输出,带可编程集成85Ω(默认)或100Ω差分输出终端
- 四个硬件输出使能 (OE#) 控制
- PCIE Gen5滤波后的附加相位抖动:<25fs,RMS(最大值)
- DB2000Q滤波后的附加相位抖动:<38fs,RMS(最大值)
- 支持PCIe Gen 4和Gen 5公共时钟 (CC) 和单独参考 (IR) 架构:
- 输出至输出偏移:<50ps
- 输入至输出延迟:<3ns
- 故障安全输入
- 可编程输出转换率控制
- 三个可选SMBus地址
- 3.3V内核和IO电源电压
- 硬件控制的低功耗模式 (PD#)
- 电流消耗:46mA(最大值)
- 5mm × 5mm、32引脚VQFN封装
功能框图

PCIe Gen7时钟缓冲技术解析:TI CDCDB400芯片深度剖析
一、引言
随着PCIe接口迭代至Gen7标准,时钟信号的完整性成为系统设计的关键挑战。Texas Instruments推出的CDCDB400作为一款DB800ZL兼容的4输出LP-HCSL时钟缓冲器,专为PCIe Gen1-7、QPI、SAS等高速接口设计,通过超低附加抖动(最低11.3fs RMS)和灵活配置能力,为服务器、存储和通信设备提供高可靠性时钟分配方案。
二、核心特性与技术亮点
- 超低抖动性能
- 支持PCIe Gen7的严苛要求,附加相位抖动仅11.3fs RMS(经PCIe Gen7滤波器后)。
- 兼容多代标准:Gen6(16.1fs)、Gen5(25fs)、DB2000Q(38fs)。
- 灵活的终端阻抗控制
- 集成可编程差分终端电阻,支持85Ω(默认)或100Ω阻抗匹配,适应不同板级设计需求。
- 高效能输出管理
- 4路独立LP-HCSL输出,每通道支持硬件使能(OE#)和SMBus软件控制。
- 输出间偏斜(Skew)<50ps,输入至输出延迟<3ns,确保信号同步性。
- 低功耗设计
- 3.3V供电下最大功耗仅46mA,支持硬件低功耗模式(PD#)。
三、应用场景
CDCDB400广泛适用于以下领域:
- 数据中心硬件:微服务器、机架服务器、硬件加速器。
- 存储设备:SAN/HBA卡、NAS。
- 医疗成像:CT/PET扫描仪的时钟分配。
- 工业设备:加固型笔记本电脑、通信交换机。
四、关键设计考量
- 布局建议
- 电源引脚需就近放置0.1μF去耦电容,降低噪声干扰。
- 未使用的输出引脚可悬空,但建议通过SMBus禁用对应通道以节能。
- SMBus配置
- 通过SADR0引脚设置3级地址(0xD8/0xDA/0xDE),支持多设备并联。
- CAPTRIM寄存器可调节输出压摆率,补偿长走线导致的信号衰减。
- 热管理
- 32引脚VQFN封装(5mm×5mm),结至环境热阻35.3°C/W,需确保散热设计满足高温环境需求。