Texas Instruments CDCDB803用于PCIe®第1代至第5代的8输出时钟缓冲器数据手册

描述

Texas Instruments用于PCIe^®^ Gen 1至Gen 5的CDCDB803 8输出时钟缓冲器是符合DB800ZL标准的时钟缓冲器,用来为PCIe Gen 1 - 5、QuickPath互连 (QPI)、UPI、SAS和SATA接口分配参考时钟。其SMBus接口和八个输出使能引脚可实现所有八个输出的单独配置和控制。

数据手册;*附件:Texas Instruments CDCDB803用于PCIe®第1代至第5代的8输出时钟缓冲器数据手册.pdf

TI CDCDB803是一款DB800ZL衍生缓冲器,达到或超过DB800ZL规范中的系统参数。此外,该缓冲器符合或超出DB2000Q规范中的参数。

CDCDB803时钟缓冲器采用6mm × 6mm、 48引脚VQFN封装。

特性

  • 8个LP-HCSL输出,带可编程集成85Ω(默认)或100Ω差分输出终端
  • 8个硬件输出使能 (OE#) 控制
  • PCIE Gen5滤波后的附加相位抖动:<25fs,RMS(最大值)
  • DB2000Q滤波后的附加相位抖动:<38fs,RMS(最大值)
  • 支持PCIe Gen 4和Gen 5公共时钟 (CC) 和单独参考 (IR) 架构:
    • 与扩频兼容
  • 输出至输出偏移: <50ps
  • 输入至输出延迟: <3ns
  • 故障安全输入
  • 可编程输出转换率控制
  • 9个可选SMBus地址
  • 3.3V内核和IO电源电压
  • 硬件控制的低功耗模式 (PD#)
  • 电流消耗:72mA(最大值)
  • 6mm × 6mm、48引脚VQFN封装

系统示意图

时钟缓冲器

功能框图

时钟缓冲器

Texas Instruments CDCDB803 8输出时钟缓冲器数据手册摘要

1. 产品概述
CDCDB803是德州仪器(TI)推出的DB800ZL兼容型8通道LP-HCSL时钟缓冲器,专为PCIe Gen 1至Gen 6、QPI、UPI、SAS和SATA接口设计。其核心特点包括:

  • 8路输出‌:支持独立硬件使能控制(OE#引脚)和SMBus软件配置。
  • 低抖动性能‌:PCIe Gen 6滤波后加性相位抖动仅20 fs(RMS最大值),Gen 5为25 fs。
  • 灵活配置‌:集成85Ω(默认)或100Ω可编程差分终端电阻,支持共时钟(CC)和独立参考时钟(IR)架构。
  • 低功耗‌:最大电流消耗72 mA,支持硬件低功耗模式(PD#)。

2. 关键参数

  • 电气特性‌:
    • 工作电压:3.3V ±5%(核心与IO)。
    • 输入频率范围:50–250 MHz,支持200–2300 mV差分峰峰值输入摆幅。
    • 输出至输出偏斜:<50 ps,输入至输出延迟:<3 ns。
  • 封装‌:6mm×6mm 48引脚VQFN。

3. 功能模块

  • 控制接口‌:通过SMBus(9个可选地址)和8个OE#引脚实现输出通道独立控制。
  • 保护机制‌:支持故障安全输入(Fail-Safe Input),防止未供电时输入信号损坏器件。
  • 输出调节‌:
    • 可编程输出压摆率(CAPTRIM寄存器)。
    • 终端阻抗可选85Ω或100Ω(OUTSET寄存器)。

4. 应用场景

  • 服务器(微服务器、机架服务器)、存储设备(SAN/NAS)、硬件加速卡及网络适配器。

5. 寄存器与编程

  • SMBus接口‌:支持字节/块读写操作,配置输出使能、阻抗、压摆率等参数。
  • 关键寄存器‌:
    • OECR1/OECR2:控制输出通道使能。
    • OERDBK:读取OE#引脚状态。
    • CAPTRIM:调节输出压摆率。

6. 设计支持

  • 提供AC/DC测试负载参考电路(符合Intel DB2000QL标准)。
  • 布局指南:建议电源引脚就近放置0.1μF去耦电容,优化信号完整性。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分