可编程逻辑
Altera公司发布Quartus Prime设计软件,标志着新一代可编程逻辑器件设计效能新时代的来临。Altera新的软件环境构建在公司成熟可靠而且用户友好的Quartus II软件基础上,采用了新的高效能Spectra-Q引擎。新的Quartus Prime设计软件经过优化,减少了设计迭代,其编译时间是业界最快的,提高了硅片性能,从而增强了FPGA和SoC FPGA设计过程。
Altera软件和IP营销资深总监Alex Grbic说:“我们的软件工具性能和效能在业界都是最好的,广受赞誉。Quartus Prime设计软件历经数十年的软件创新,帮助我们的客户提高了可编程逻辑器件的性能和效能,延续了Altera的领先优势。”
Quartus Prime设计软件用户将体验到与以前软件版本同样的使用方便的前端用户界面;而在后端增加了Spectra-Q引擎,采用一组更快、更易于扩展的新算法,前所未有的缩短了编译时间,提高了设计性能。这一引擎还具有分层数据库,保留了IP模块的布局布线,保证了设计的稳定性,同时避免了不必要的时序收敛投入,缩短了编译时间。
与早期试用客户一起,Quartus Prime设计软件在多个Arria 10设计上展示了极高的设计性能和设计人员效能。随着Quartus Prime设计软件15.1版的发布,面向Arria 10设计的客户将体验到:
• 采用新的混合布局器和全局布线器算法,比以前的软件版本平均高出一个全速率等级。
• 采用新的BluePrint平台设计者工具,IO设计速度提高了10倍。
• 使用软件新的快速重新编译特性,编译时间缩短了4倍。
• 扩展硬件描述语言支持,包括了SystemVerilog-2005和VHDL-2008。
Quartus Prime设计软件许可模型
根据客户的设计需求,Quartus Prime设计软件提供三种版本。Quartus Prime Pro版提供最新的性能和效能工具,支持Altera最新的高性能FPGA和SoC FPGA。Quartus Prime标准版支持Altera新产品类中的器件,Quartus Prime Lite版支持Altera的大批量器件系列。Pro和标准版需要年度软件许可,而Lite版可以免费下载,不需要许可文件。
使用Altera广泛的IP辅助支持系统
Quartus Prime设计软件支持用户使用Altera丰富的知识产权(IP)内核。最新软件版本中新增特性和增强功能包括,四个前向纠错码(FEC) DSP内核、低延时10G以太网MAC和1G/2.5G/10G多速率以太网PHY新的2.5G动态速率修改选项,还增强了外部存储器接口IP的可用性。还包括了新的动态生成和可配置的硬件设计实例,简化了IP的硬件评估,进一步提高了设计人员的效能。
全部0条评论
快来发表一下你的评论吧 !