ADC3563 单通道、16位、65MSPS、低噪声、超低功耗、低延迟ADC技术手册

描述

ADC3561、ADC3562、ADC3563 (ADC356x) 系列器件是一款低噪声、超低功耗、16 位、10 MSPS 至 65 MSPS 的高速模数转换器 (ADC)。这些器件专为低功耗而设计,可提供–158 dBFS/Hz的噪声频谱密度,并结合出色的线性度和动态范围。ADC356x 提供良好的直流精度和 IF 采样支持,使该器件适用于广泛的应用。高速控制环路受益于仅一个时钟周期的短延迟。ADC在65 MSPS时仅消耗122 mW,功耗在较低采样率下也能很好地扩展。
*附件:adc3563.pdf

ADC356x 使用串行 LVDS (SLVDS) 接口输出数据,从而最大限度地减少数字互连的数量。该设备支持双通道、单通道和半通道选项。ADC356x 和 ADC358x 是一个引脚兼容系列,具有 16 位和 18 位分辨率以及不同的速度等级。这些器件采用 40 引脚 QFN 封装 (5 x 5 mm),支持 -40 至 +105⁰C 的扩展工业温度范围。

特性

  • 16位10MSPS至65MSPS ADC
  • 本底噪声:–158 dBFS/Hz
  • 低功耗:77 mW (10 MSPS) 至 122 mW (65 MSPS)
  • 延迟:1个时钟周期(1线SLVDS)
  • 指定的 16 位,无缺失码
  • INL:± 3 LSB;DNL:± 0.7 LSB
  • 参考:外部或内部
  • 输入带宽:900 MHz (3 dB)
  • 工业温度范围:–40°C 至 +105°C
  • 片内双频数字滤波器(可选)
    • 抽取 2、4、8、16、32
    • 32 位 NCO
  • 串行LVDS数字接口(2线、1线和1/2线)
  • 小尺寸:40-WQFN(5 mm × 5 mm)封装
  • 光谱性能(f = 10 MHz):
    • 信噪比:81.9 dBFS
    • SFDR:95dBc HD2、HD3
    • SFDR:100-dBFS 最差杂散

参数
adc

方框图

adc
ADC356x 系列是德州仪器推出的 16 位高速低功耗 ADC 家族,包含 ADC3561(10 MSPS)、ADC3562(25 MSPS)、ADC3563(65 MSPS)三款型号,核心优势为低噪声、宽输入带宽与灵活的数字信号处理功能,适配高速数据采集、软件无线电、频谱分析等高精度信号采集场景。

核心参数与特性

  • 分辨率与采样率:均为 16 位分辨率,采样率覆盖 10-65 MSPS,无失码;INL 最大 ±5 LSB,DNL 最大 ±0.85 LSB。
  • 噪声与动态性能:噪声谱密度低至 - 150 dBFS/Hz(ADC3561)至 - 158 dBFS/Hz(ADC3563);SNR 典型值 81.9 dBFS,SFDR 典型值 90 dBc,支持 IF 采样。
  • 输入与参考:模拟输入带宽 900 MHz(-3 dB),差分输入满量程 3.2 Vpp;支持内部 1.6V 参考、外部 1.6V 参考或外部 1.2V 参考(经内部缓冲放大)。
  • 工作条件:单电源 1.8V 供电(AVDD/IOVDD),功耗 77 mW(10 MSPS)至 123 mW(65 MSPS);工作温度–40°C 至 + 105°C,采用 40 引脚 WQFN 封装(5mm×5mm)。
  • 接口与延迟:串行 LVDS 接口(支持 2 线 / 1 线 / 1/2 线模式),输出分辨率可配置为 14/16/18/20 位;延迟低至 1-2 个时钟周期。

关键功能设计

  • 信号链架构:采用无缓冲模拟输入设计,支持单端 / 差分输入;内置自动调零前端放大器,降低 1/f 噪声。
  • 数字信号处理:集成可编程数字下变频器(DDC),支持 2/4/8/16/32 倍实 / 复抽取;32 位 NCO 支持频率细调,双 DDC 架构可实现双频段抽取。
  • 灵活配置:支持 SPI 编程与引脚配置,可设置输出格式(二进制补码 / 偏移二进制)、数据位映射与扰码功能;提供测试模式(斜坡 / 自定义图案)便于系统调试。
  • 电源与功耗:支持全局断电与部分模块断电模式,断电功耗低至 5 mW;数字接口支持半摆幅输出,进一步降低功耗。

典型应用场景

  • 测试测量:频谱分析仪、功率质量分析仪、源测量单元(SMU),适配高精度信号采集需求。
  • 通信与雷达:软件无线电(SDR)、通信基础设施、雷达 / 声纳系统,支持宽频段信号采样。
  • 工业与仪器:高速数据采集系统、工业监控、控制环路、光谱分析,满足高动态范围测量需求。

设计与使用建议

  • 电源与去耦:AVDD 与 IOVDD 需独立供电,建议搭配 LDO 或 EMI 滤波器降低噪声;参考引脚(VREF/REFBUF)就近并联 10 µF 与 0.1 µF 去耦电容。
  • 输入与时钟:模拟输入需匹配 0.95V 共模电压,建议添加采样毛刺滤波器(根据输入频率选择 180nH/120nH 电感搭配电容);时钟采用低抖动差分输入,长距离传输需终端匹配。
  • 布局要求:模拟信号与数字信号分区域布线,差分信号线长度匹配;暴露热焊盘需焊接至 PCB 接地平面,提升散热效率。
  • 校准与同步:上电后需硬件复位初始化寄存器;多器件同步可通过 PDN/SYNC 引脚或 SPI 指令实现,抽取模式下需同步时钟分频器。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分