该ADS4245是ADS42xx超低功耗系列双通道14位模数转换器(ADC)的低速变体。采用创新的设计技术实现高动态性能,同时在 1.8V 电源下消耗极低的功耗。这种拓扑结构使ADS4245非常适合多载波、宽带宽通信应用。
该ADS4245具有增益选项,可用于在较低满量程输入范围内提高SFDR性能。这些器件包括一个直流失调校正环路,可用于抵消ADC失调。DDR(双倍数据速率)LVDS和并行CMOS数字输出接口均采用紧凑的VQFN-64 PowerPAD™封装。
该器件包括内部基准电压源,而传统的基准引脚和相关的去耦电容器已被取消。该ADS4245在军用温度范围(–55°C 至 125°C)范围内指定。
*附件:ads4245-ep.pdf
特性
- 超低功耗,单电源 1.8V,CMOS 输出:
- 高动态性能:
- 170MHz时为88dBc SFDR
- 170MHz时为71.4dBFS SNR
- 串扰:185MHz时>90dB
- 可编程增益高达6dB,用于SNR/SFDR权衡
- 直流偏移校正
- 输出接口选项:
- 1.8V并行CMOS接口
- 具有可编程摆幅的双倍数据速率 (DDR) LVDS:
- 支持低至200mV的低输入时钟幅度
聚丙烯 - 支持国防、航空航天和医疗应用
- 受控基线
- 一个组装和测试站点
- 一个制造现场
- 提供军用(–55°C 至 125°C)温度范围
- 延长产品生命周期
- 扩展产品变更通知
- 产品可追溯性
参数

方框图

ADS4245-EP 是德州仪器推出的超低功耗双路 14 位模数转换器(ADC),核心优势为宽温工作、高动态性能及灵活输出接口,符合军工级标准,适用于无线通信基础设施、软件无线电、功率放大器线性化等对功耗和可靠性要求严苛的场景。
一、核心产品参数
1. 基础规格
- 分辨率与通道:14 位分辨率,2 个独立差分模拟输入通道
- 采样与数据速率:最高 125 MSPS 采样率(低速模式 1-80 MSPS),支持 DDR LVDS(最高 350Mbps 摆幅)和并行 CMOS 输出
- 封装与温度:64 引脚 VQFN 封装(9mm×9mm);工作温度 -55°C 至 125°C,结温最高 150°C,符合军工级温度标准
- 电源与功耗:单 1.8V 供电(模拟 / 数字电源均为 1.7V-1.9V),125 MSPS 时总功耗仅 277 mW,全局掉电功耗低至 20 mW
2. 性能特性
- 静态性能:微分非线性(DNL)典型 ±0.5 LSB,积分非线性(INL)典型 ±2 LSB,无丢失码;偏移误差典型 ±2.5 mV
- 动态性能:170 MHz 输入、-1 dBFS 时,信噪比(SNR)典型 71.4 dBFS,无杂散动态范围(SFDR)典型 88 dBc,三阶交调失真(IMD3)典型 -96 dBFS
- 输入特性:差分满量程输入范围 2 Vpp,输入带宽 550 MHz,输入电容 3.7 pF,通道间串扰 >90 dB(185 MHz 时)
- 噪声特性:噪声谱密度(NSD)优异,总谐波失真(THD)典型 88 dBc(170 MHz 输入)
3. 关键功能参数
- 接口与控制:支持 DDR LVDS(标准 350mV / 低 200mV 摆幅)和 1.8V 并行 CMOS 接口;4 线 SPI 配置接口(支持 1.8V/3.3V 逻辑)
- 增益与校正:可编程增益 0-6 dB(0.5 dB 步进),支持 SFDR/SNR 权衡;内置 DC 偏移校正(±10mV 校正范围)
- 辅助功能:高速 / 高性能模式切换,通道独立掉电 / 待机模式,支持二进制补码 / 偏移二进制输出格式
二、关键功能特性
1. 低功耗与宽温适应
- 超低功耗设计:采用创新架构,125 MSPS 采样时总功耗仅 277 mW,待机模式功耗 200 mW,全局掉电功耗 20 mW
- 军工级可靠性:工作温度覆盖 -55°C 至 125°C,ESD 防护等级 ±2000V(HBM),满足国防、航空航天应用要求
- 电源抗干扰:电源抑制比(PSRR)>30 dB,对电源噪声敏感度低,适应复杂供电环境
2. 高动态性能优化
- 增益可调:0-6 dB 可编程增益,高输入频率下可显著提升 SFDR 性能,满量程输入范围随增益成比例调整
- 偏移校正:内置偏移校正环路,支持时间常数配置(1M-2G 时钟周期),可冻结校正结果,抵消 ADC 偏移误差
- 模式适配:支持高频模式(>200MHz 输入优化)和高性能模式,适配不同频率场景的动态性能需求
3. 灵活接口与配置
- 双输出接口:DDR LVDS 支持 100Ω 差分终端,摆幅可编程(125mV-570mV);并行 CMOS 接口每 bit 独立输出,负载电容最大 5 pF
- 多重配置方式:支持 SPI 串行配置(寄存器读写)和并行引脚配置(RESET/SEN/SCLK 直接控制),支持寄存器读回诊断
- 电源管理:支持全局掉电、通道待机和低速模式,唤醒时间 50μs(待机)-500μs(全局掉电)
三、典型应用场景
- 通信系统:多载波基站接收机、软件无线电(SDR)、微波通信链路
- 信号处理:功率放大器线性化、宽带信号采集、雷达信号处理
- 军工与航空:国防电子设备、航空航天数据采集系统、恶劣环境监测设备
四、设计与使用建议
1. 输入与时钟设计
- 输入调理:建议差分驱动,输入共模电压参考 VCM 引脚(0.95V);高频输入(>150MHz)可串联 5-15Ω 电阻抑制寄生振荡
- 时钟配置:CLKIN 支持差分(LVDS/LVPECL)或单端 CMOS 输入,最小摆幅 200 Vpp;建议采用低抖动时钟源,高频采样时需优化时钟相位
- 同步配置:通道间孔径延迟匹配 ±70 ps,多器件同步可通过 SPI 配置时序参数
2. 接口与配置
- 输出选择:高速传输优先选 DDR LVDS(减少布线数量),短距离低成本场景可选并行 CMOS;LVDS 需匹配 100Ω 差分终端
- 增益与校正:高输入频率场景建议启用 3-6 dB 增益提升 SFDR;直流信号采集启用偏移校正,根据采样率配置时间常数
- 功耗优化:非工作时段启用通道待机或全局掉电模式,低速场景切换至低速模式(1-80 MSPS)进一步降低功耗
3. 电源与布线
- 电源配置:模拟与数字电源共地,无需隔离;每个电源引脚就近并联 0.1μF+10μF 去耦电容,确保供电稳定
- PCB 布局:差分信号对(INP/INM、CLKIN 对)紧密平行布线,减少长度差;暴露热焊盘(PowerPAD)需焊接至地平面,优化散热
- 抗干扰设计:模拟区域与数字区域严格分区,时钟线与信号线垂直交叉,避免串扰。