该ADS62PF49为双通道反馈接收IC,采样率最高可达250 MSPS。它允许在有限时间内输出高分辨率的14位,随后是最低8倍时间的低分辨率模式。它与ADS62P49和ADS62C17双数转换器的引脚兼容。
ADS62PF49具有增益选项,可用于在较低全尺度输入范围内提升SFDR性能。它包含一个直流偏移校正环路,可用于取消模拟转数字转换(ADC)偏移。
*附件:ads62pf49.pdf
它包含内部参考,而传统的参考引脚和相关的解耦电容已被取消。该装置在工业温度范围内(–40°C至85°C)内规范。
特性
- 最大输出采样率:250 MSPS
- 与ADS62P49针兼容
- 可变输出分辨率
- 14位输出的高分辨率突发模式:低中频时73 dB SNR,170
MHz时70.5 dB SNR - 低分辨率,9位250 MSPS或11位125 MSPS
- 双倍数据速率(DDR)LVDS输出
- 可编程增益最高可达6 dB,用于信噪比/SFDR 权衡
- 90 dB 串扰
- 功耗为1.25瓦
- 64针QFN封装(9毫米×9毫米)
- 应用
- 多载波、多模式蜂窝基础设施基站的馈路路径
参数

方框图

ADS62PF49 是德州仪器(TI)推出的双通道反馈接收器 IC,核心特点为可变输出分辨率与高动态性能,引脚兼容 ADS62P49/ADS62C17 系列 ADC,专为多载波、多模式蜂窝基站馈电路径设计。
一、核心产品参数
1. 基础性能指标
- 分辨率与模式 :支持高分辨率模式(14 位)与低分辨率模式(9 位 / 11 位),高分辨率模式可短时输出高精度数据,低分辨率模式适配高采样率场景(9 位 250MSPS/11 位 125MSPS)。
- 采样与动态性能 :最高输出采样率 250MSPS;170MHz 输入时,0dB 增益下 SFDR 75dBc、SINAD 69.8dBFS,6dB 增益下 SFDR 提升至 82dBc,通道串扰>90dB。
- 校准与功耗 :内置 DC 偏移校正环路,可抵消 ADC 偏移误差;集成内部基准源,无需外部基准引脚与去耦电容;总功耗 1.25W,兼顾性能与节能。
2. 封装与环境
- 封装形式:64 引脚 VQFN 封装(9mm×9mm),0.5mm 引脚间距,集成暴露热焊盘,优化散热;
- 工作温度:工业级范围(-40°C 至 85°C),符合 RoHS 标准,引脚镀层为 NIPDAUAG,MSL 等级 3,峰值回流温度 260°C。
二、关键功能特性
1. 信号处理与适配
- 可编程增益 0~6dB,可权衡 SFDR 与 SINAD 性能,适配不同输入信号幅度;
- 双通道独立采样与处理,支持 DDR LVDS 输出,数据传输速率高,适配基站高速信号处理需求;
- 引脚兼容 ADS62P49/ADS62C17,可直接替换升级,降低系统改造成本。
2. 接口与控制
- 输出接口:DDR LVDS 差分输出,包含数据引脚(DA [0-12] P/M、DB [0-12] P/M)与同步时钟引脚(CLKOUTP/M),信号完整性优异;
- 控制接口:支持分辨率与工作模式配置,内置控制接口简化系统集成;
- 参考与偏置:提供 VCM 参考电压输出,便于外部电路偏置设计。
三、应用与设计要点
1. 典型应用场景
- 蜂窝基站:多载波、多模式(如 4G/LTE)基站的馈电路径信号接收与处理;
- 通信基础设施:需高动态范围、可变分辨率的宽带信号处理系统。
2. 设计关键要点
- 封装散热:暴露热焊盘需焊接至 PCB 接地平面,搭配热过孔优化散热,保障高采样率下稳定性;
- 布局规范:LVDS 输出轨迹需阻抗匹配(建议 100Ω 差分),模拟输入与数字输出分区布线,减少串扰;
- 焊接与供应链:支持卷盘(2000 片 / 卷)与小卷盘(250 片 / 卷)包装,适配批量生产与小批量试制。
四、产品优势与选型适配
- 优势:可变分辨率设计兼顾高精度与高采样率需求,引脚兼容性强,动态性能优异,集成偏移校正与内部基准,简化系统设计;
- 选型适配:优先用于蜂窝基站馈电路径,需替换 ADS62P49/ADS62C17 且追求更高 SFDR 性能的场景,或需要灵活切换分辨率的多模式通信系统。