‌ADS62P2X 系列双通道12位ADC数据手册总结

描述

ADS62P2X 是一款双通道 12 位 A/D 转换器系列,最大采样率可达 125 MSPS。它将高性能和低功耗结合在紧凑的64 QFN封装中。ADC采用内部采样保持和低抖动时钟缓冲器,支持高信噪比和高SFDR在高输入频率下。它具有粗增益和细增益选项,可用于提升SFDR在较低全刻度输入范围的性能。

ADS62P2X包含一个数字处理模块,包含多个实用且常用的数字功能,如ADC偏移校正、细增益校正(以0.05 dB为步进)、2、4、8的减倍,以及内置和定制的可编程滤波器。默认情况下,数字处理模块被绕过,其功能被禁用。
*附件:ads62p22.pdf

有两种输出接口选项——并行CMOS和DDR LVDS(双倍数据速率)。ADS62P2X包含内部参考,而传统的参考引脚和相关的解耦电容已被取消。不过,该设备也可以用外部参考驱动。该装置在工业温度范围内(–40°C至85°C)内规范。

特性

  • 最大采样率:125 MSPS
  • 12位分辨率且无缺失码
  • 95 dB 串扰
  • 并行CMOS和DDR LVDS输出选项
  • 粗增益3.5 dB,可编程细增
    益最高可达6 dB,用于信噪比/SFDR权衡
  • 数字处理模块配备:
    • 偏移校正
    • 细增益校正,步进为0.05 dB
    • 2/4/8 的毁灭
    • 内置和定制
      可编程的24抽头低/高/带通滤波器
  • 支持正弦波、LVPECL、LVDS和LVCMOS时钟,振幅可达400 mVPP
  • 时钟工作周期稳定器
  • 内部参考;支持外部参考
  • 64-QFN封装(9毫米×9毫米)
  • 针脚兼容14位系列(ADS62P4X)

参数

adc

方框图

adc
1. 产品概述

  • 产品家族‌:ADS62P24、ADS62P25、ADS62P22、ADS62P23
  • 核心特性‌:双通道12位模数转换器,最高采样率125 MSPS
  • 封装‌:64-QFN (9mm × 9mm)
  • 输出接口‌:支持DDR LVDS和并行CMOS输出选项
  • 工艺技术‌:采用CMOS工艺和开关电容技术

2. 关键特性

  • 高精度‌:12位分辨率无失码
  • 低功耗设计‌:在紧凑封装中实现高性能与低功耗结合
  • 增益调节‌:
    • 3.5 dB粗调增益
    • 可编程细调增益(0-6 dB,步进0.5 dB)
  • 数字处理模块‌:
    • 偏移校正
    • 精细增益校正(0.05 dB步进)
    • 2/4/8倍抽取
    • 内置和可编程24抽头滤波器
  • 时钟支持‌:支持正弦波、LVPECL、LVDS和LVCMOS时钟
  • 参考电压‌:支持内部和外部参考模式

3. 性能参数

  • 动态性能‌(典型值):
    • SNR:71.6 dBFS(10 MHz输入)
    • SFDR:94 dBc(10 MHz输入)
  • 通道隔离‌:95 dB串扰
  • 功耗‌:
    • ADS62P25:799 mW(模拟功耗)
    • ADS62P22:515 mW(模拟功耗)

4. 电气特性

  • 电源电压‌:
    • AVDD(模拟):3.3 V
    • DRVDD(数字):1.8-3.3 V

5. 配置方式

  • 并行接口控制‌:通过CTRL1-3、SCLK、SEN引脚配置
  • 串行接口编程‌:通过SPI接口访问内部寄存器
  • 混合模式‌:支持并行和串行接口同时使用

6. 应用领域

  • 无线通信基础设施
  • 软件定义无线电
  • 功率放大器线性化
  • 高清视频
  • 医疗成像
  • 雷达系统

7. 工作条件

  • 温度范围‌:-40°C至85°C
  • 时钟要求‌:支持400 mVPP至3.3 VPP的时钟幅度

8. 特殊功能

  • 低延迟模式‌:从14个时钟周期减少到10个周期
  • 多路复用模式‌:仅限CMOS接口,双通道数据复用输出

9. 封装信息

  • 引脚兼容‌:与14位系列ADS62P4X引脚兼容

该系列产品特别适用于需要高性能数据采集的应用场景,在保持低功耗的同时提供优异的动态性能和灵活的配置选项。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分