深度解析ADS5281:高性能八通道ADC的卓越之选

电子说

1.4w人已加入

描述

 

在当今的电子设计领域,模拟 - 数字转换器(ADC)的性能直接影响着整个系统的精度和效率。德州仪器(TI)的ADS5281和ADS5282作为12位八通道ADC家族的杰出代表,凭借其出色的性能和丰富的特性,在医疗成像、无线基站基础设施以及测试测量仪器等众多领域得到了广泛应用。今天,我们就来深入探讨这两款ADC的特点、性能及应用要点。

文件下载:ads5281.pdf

一、产品概述

lvds

ADS528x系列是高性能、低功耗的八通道ADC,提供9mm × 9mm QFN和HTQFP - 80两种封装选择,采用序列化低压差分信号(LVDS)输出,具备多种可编程特性,可高度定制以适应不同的应用需求,实现了前所未有的系统集成度。该系列产品工作温度范围为 - 40°C至 + 85°C,能在较为恶劣的工业环境下稳定工作。

二、关键特性

2.1 速度与分辨率

  • ADS5281为12位、50MSPS,ADS5282为12位、65MSPS,能满足不同应用对采样速度的要求。

    2.2 功耗表现

  • 功耗随采样率变化,如在30MSPS时为48mW/通道,40MSPS时为55mW/通道,50MSPS时为64mW/通道,65MSPS时为77mW/通道,在保证性能的同时有效控制了功耗。

    2.3 信号性能

  • 在10MHz中频模拟输入时,SNR可达70dBFS,模拟输入满量程范围为2V PP,能提供高质量的信号转换。

    2.4 功能特性

  • 噪声抑制与过载恢复:具备低频噪声抑制模式,可在一个时钟周期内实现6dB过载恢复。
  • 参考模式:支持外部和内部(微调)参考,提供了更多的设计灵活性。
  • 电源供应:采用3.3V模拟电源和1.8V数字电源,降低了电源干扰。
  • 时钟模式:支持单端或差分时钟,配备时钟占空比校正电路(DCC),确保时钟信号的稳定性。
  • 数字增益:可编程数字增益范围为0dB至12dB,可根据实际需求调整信号增益。
  • 输出特性:序列化DDR LVDS输出,可编程LVDS电流驱动和内部终端,支持测试模式和多种输出格式(如直偏移二进制或二进制补码输出)。

三、电气特性

3.1 直流特性

  • 数字输入的高电平输入电压为1.4V,低电平输入电压为0.3V,输入电容为3pF;LVDS输出的高电平输出电压为1375mV,低电平输出电压为1025mV,输出差分电压为350mV,输出电容为2pF。

    3.2 交流特性

  • 内部参考电压稳定,VREFB为0.5V,VREFT为2.5V,VRET - VREFB为2.0V;模拟输入带宽达520MHz,输入电容为3pF,能处理高频信号。

    3.3 动态性能

  • 串扰低至 - 90dBc,双音三阶互调失真为 - 92dBFS,保证了信号的纯净度和准确性。

不同型号在直流精度、电源功耗和动态特性等方面存在一定差异,如ADS5282在65MSPS时的总功率相对较高,但也能提供更高的采样速度。

四、引脚配置与功能

ADS5281/ADS5282提供TQFP - 80和QFN - 64两种封装,各引脚功能明确,涵盖了模拟输入、数字输入输出、时钟、参考和电源等方面。例如,AVDD为3.3V模拟电源引脚,LVDD为1.8V数字电源引脚,INxN和INxP为差分模拟输入引脚,OUTxN和OUTxP为LVDS输出引脚等。在设计PCB时,需根据引脚功能合理布局,确保信号传输的稳定性和抗干扰能力。

五、时序特性

5.1 基本时序参数

  • 孔径延迟为1.5 - 4.5ns,孔径抖动为400fs,从完全掉电模式恢复到有效数据输出的时间为50μs,从部分掉电模式恢复的时间为2μs,数据延迟为12个时钟周期。

    5.2 LVDS输出时序

  • 不同采样率下的数据建立时间、保持时间和时钟传播延迟等参数有所不同,如在65MSPS时,数据建立时间为0.27ns,保持时间为0.4ns,时钟传播延迟为9.7 - 14ns。在设计时钟和数据处理电路时,需严格按照这些时序参数进行设计,以确保数据的正确采集和处理。

六、串行接口与寄存器配置

6.1 串行接口

  • 通过CS、SCLK和SDATA引脚构成的串行接口可访问内部寄存器。当CS为低电平时,可实现数据的串行移位和寄存器的写入操作,接口支持20MHz至低至几赫兹的SCLK频率,且对SCLK占空比无严格要求。

    6.2 寄存器初始化

  • 上电后,需通过硬件复位(在RESET引脚施加低电平脉冲)或软件复位(通过串行接口设置RST位)对内部寄存器进行初始化,并写入初始化寄存器中的数据,以配置设备的最佳工作模式。

七、应用要点

7.1 模拟输入

  • 采用基于开关电容的差分采样保持架构,能在高采样率下实现良好的交流性能。输入引脚需外部偏置在1.5V的共模电压上,全差分输入时,每个输入引脚应在VCM ± 0.5V范围内对称摆动。在设计输入驱动电路时,可根据输入频率选择合适的RF变压器,并合理配置终端电阻,以提高共模噪声抑制能力和偶次谐波抑制能力。

    7.2 时钟输入

  • 八通道共用一个ADCLK输入,通过时钟树网络确保各通道的孔径延迟和抖动一致。可选择CMOS单端时钟模式或差分时钟模式,为获得最佳性能,建议采用差分时钟驱动,并使用低抖动的时钟源,必要时可启用DCC功能。

    7.3 PLL操作

  • 根据采样时钟频率,PLL会自动配置为四种状态之一,以确保在整个频率范围内正常工作。当采样时钟频率 < 45MSPS时,可通过软件禁用PLL的自动配置,并根据实际频率设置正确的PLL配置,以避免数据对齐问题。

    7.4 参考电路

  • 内部参考电压经过微调,可提高设备间的增益匹配。也可选择外部参考模式,通过INT/EXT引脚控制,外部参考驱动电路需提供足够的开关电流。在设计参考电路时,需注意参考电压的稳定性和共模电压的匹配。

    7.5 噪声耦合问题

  • 高速混合信号易受噪声耦合影响,设计时应注意模拟和数字电源、地的隔离,减小电源和地引脚的有效电感,使用LVDS缓冲器降低噪声注入,以提高设备的SNR性能。

八、总结

ADS5281和ADS5282以其高性能、低功耗、丰富的可编程特性和良好的兼容性,为电子工程师在设计高性能数据采集系统时提供了理想的选择。在实际应用中,我们需要根据具体需求合理配置设备的参数,注意各部分电路的设计要点,以充分发挥其性能优势。希望通过本文的介绍,能帮助大家更好地理解和应用这两款ADC,在电子设计领域取得更好的成果。你在使用类似ADC时遇到过哪些问题呢?欢迎在评论区分享交流。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分