深入解析DAC5686:高性能数模转换器的卓越之选

电子说

1.4w人已加入

描述

 

在电子工程师的设计工具箱中,数模转换器(DAC)扮演着至关重要的角色,它是连接数字世界和模拟世界的桥梁。今天,我们将深入探讨德州仪器(TI)的一款高性能16位、500-MSPS、2× - 16×内插双声道数模转换器——DAC5686,剖析其特性、应用、工作模式及关键设计要点。

文件下载:dac5686.pdf

一、关键特性概览

DAC5686具备一系列令人瞩目的特性,使其在众多应用场景中脱颖而出。
数字电路
数字电路

电源与接口

  • 电源供应:采用1.8V数字电源和3.3V模拟电源,这种分离式电源设计有助于降低数字电路对模拟电路的干扰,提高信号转换的精度。
  • 接口兼容性:支持1.8V/3.3V CMOS兼容接口,能够与多种数字电路无缝对接,方便工程师进行系统集成。

性能表现

  • 更新速率与功率:最大更新速率可达500-MSPS,在满负荷最大工作条件下,功耗为950mW。在不同的载波和中频条件下,展现出出色的ACPR(邻道功率比)性能,如在30.72-MHz中频、245.76 MSPS下,单载波ACPR可达76dB。
  • 封装形式:采用100引脚的HTQFP封装,便于在电路板上进行布局和焊接。

二、广泛应用领域

DAC5686的应用范围十分广泛,涵盖了无线通信、有线通信等多个领域。

无线通信

  • 蜂窝基站:可用于蜂窝基站收发信机的发射通道,支持多种通信标准,如W - CDMA、CDMA2000、IS - 95、GSM、IS - 136、EDGE/UWC - 136等。在这些应用中,DAC5686能够提供高精度的信号转换,确保信号的质量和稳定性。
  • 分集发射:在分集发射系统中,DAC5686可以实现多通道信号的同步发射,提高通信的可靠性和覆盖范围。

有线通信

  • 电缆调制解调器终端系统:为电缆调制解调器终端系统提供高质量的模拟信号输出,满足高速数据传输的需求。

三、工作模式详解

DAC5686提供了三种主要的工作模式,每种模式都有其独特的特点和应用场景。

双声道模式

在双声道模式下,内插滤波可以提高DAC的更新速率,减少sinx/x滚降,从而降低对模拟后置滤波器的要求。该模式适用于基带I和Q调制或双声道低中频信号处理。通过配置寄存器中的mode[1:0] = 00来选择双声道模式。

单边带模式

单边带模式为模拟正交调制器提供了一种替代接口。在该模式下,DAC5686接收来自ASIC/FPGA的基带I和Q信号,进行复数混频,在两个DAC的输出端产生希尔伯特变换对。通过32位可编程NCO可以灵活选择混频频率。该模式可实现上单边带或下单边带的上变频,用户可以通过配置寄存器中的ssb来选择。

正交调制模式

正交调制模式通过片上混频实现复数I和Q输入的最终基带至中频上变频。选择mode[1:0] = 10来进入正交调制模式。在该模式下,只有一个来自复数混频级的输出被路由到B DAC,通过配置寄存器中的ssb可以选择上单边带或下单边上变频。

四、关键功能模块

串行接口

DAC5686的串行端口是一个灵活的串行接口,可与行业标准的微处理器和微控制器进行通信。它可以配置为3引脚或4引脚接口,提供对所有寄存器的读写访问,用于定义DAC5686的工作模式。

时钟生成

DAC5686具有三种时钟模式,分别是外部时钟模式、PLL时钟模式和双时钟模式。通过PLLVDD引脚和dual_clk寄存器可以设置时钟模式。不同的时钟模式适用于不同的应用场景,用户可以根据实际需求进行选择。

数字滤波器

DAC5686内置了2×、4×、8×和16× FIR内插滤波器,具有线性相位、低通带波纹和高阻带衰减的特点。通过寄存器中的sel字段可以选择内插滤波速率,也可以通过设置fullbypass来完全绕过内插滤波。此外,还提供了逆sinc滤波,用于补偿DAC的sinx/x滚降。

NCO(数控振荡器)

NCO在正交调制和单边带模式中用于提供sin和cos进行混频。通过32位频率寄存器和16位相位寄存器可以对NCO进行编程。NCO的最大时钟频率为320 MHz,当DAC速率高于320 MSPS时,需要使用fDAC / 4混频选项。

五、设计注意事项

绝对最大额定值

在使用DAC5686时,必须注意其绝对最大额定值,包括电源电压范围、引脚电压范围等。超过这些额定值可能会导致器件损坏或性能下降。

时钟相关杂散信号

在使用内插DAC时,数字和DAC时钟电路之间的不完全隔离会产生与DAC时钟速率相关的杂散信号。这些杂散信号的位置取决于DAC5686的输出是作为复数信号还是实数中频信号。为了减少杂散信号的影响,建议在设计时选择合适的时钟模式和频率。

电源上电顺序

在系统上电时,应先启动DVDD,若PLLVDD上电(PLL开启),则CLKVDD应在PLLVDD之前或同时上电。AVDD、CLKVDD和IOVDD可以同时或按任意顺序上电,但多个AVDD引脚应同时上电。

睡眠模式

DAC5686具有睡眠模式,通过将SLEEP引脚置为高电平可以激活该模式。在睡眠模式下,输出电流关闭,电源电流降低至小于5 mA,有助于降低系统功耗。

六、总结与展望

DAC5686以其高性能、多功能和灵活性,为电子工程师提供了一个强大的设计工具。无论是在无线通信还是有线通信领域,它都能够满足复杂的信号处理需求。在实际设计中,工程师需要充分了解其特性和工作模式,合理选择参数和配置,以确保系统的性能和稳定性。随着电子技术的不断发展,我们期待DAC5686在更多的应用场景中发挥更大的作用。

作为电子工程师,你在使用DAC5686的过程中遇到过哪些挑战?你是如何解决这些问题的呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分