电子说
在电子设计领域,模拟 - 数字转换器(ADC)是连接现实世界模拟信号与数字系统的关键桥梁。今天,我们将深入探讨德州仪器(Texas Instruments)的ADS7842,一款功能强大的12位、4通道并行输出采样ADC,看看它如何在各种应用场景中发挥重要作用。
文件下载:ads7842.pdf


ADS7842是一款完整的4通道、12位ADC,采用基于电容的逐次逼近寄存器(SAR)架构,集成了采样保持放大器、微处理器接口和并行3态输出驱动器。它具有单电源供电(2.7V - 5V)、高达200kHz的采样率、低功耗(仅2mW)等特点,非常适合电池供电系统,如便携式多通道数据记录器和测量设备。
在200kHz采样率下仅消耗2mW功率,大大降低了系统的功耗,延长了电池续航时间。
配备4通道输入多路复用器,可同时处理多个模拟信号,提高了系统的集成度和效率。
在+5V供电、TA = -40°C至+85°C、VREF = +5V、fSAMPLE = 200kHz、fCLK = 3.2MHz的条件下,ADS7842表现出优异的性能。例如,系统性能方面,无丢失码,积分线性误差±0.8LSB,差分线性误差±0.5LSB;动态特性方面,总谐波失真-78dB,信纳比72dB等。
当供电电压为+2.7V时,ADS7842同样能保持良好的性能。在TA = -40°C至+85°C、VREF = +2.5V、fSAMPLE = 125kHz、fCLK = 2MHz的条件下,各项指标依然满足设计要求。如总谐波失真-77dB,信纳比71dB等。
ADS7842基于经典的SAR ADC架构,采用电容式数字 - 模拟转换器(CDAC)进行逐次逼近转换。它需要外部参考电压和外部时钟,参考电压决定了输入范围,时钟频率决定了转换速率。
该ADC具有四个单端输入通道,输入电流取决于输入电压和采样率。在采样期间,输入电压源需在短时间内(如350ns)将输入电容充电到12位稳定水平。在保持模式或采样电容充满后,输入阻抗大于1GΩ。
ADS7842需要外部时钟来驱动转换过程,时钟频率范围为200kHz - 3.2MHz。时钟的占空比不重要,但最小高电平和低电平时间至少为150ns,时钟周期至少为300ns。
转换在WR输入的下降沿启动,同时A0、A1和CS信号有效。ADS7842在WR引脚变低后的第一个外部时钟上升沿进入转换模式,从第1个时钟周期开始转换,依次逼近最高有效位(MSB)到最低有效位(LSB),共12个时钟周期完成转换。BUSY输出在WR引脚下降沿20ns后变低,转换完成后变高,此时数据在相应引脚有效。
在WR输入下降沿,确保A0、A1和CS信号有效,ADS7842将在外部时钟的第一个上升沿进入转换模式,开始逐次逼近转换过程。
转换完成后,BUSY引脚变高。此时,将CS和RD引脚拉低至少25ns,数据将在CS和RD下降沿25ns后有效,可进行读取。
ADS7842具有独特的电源管理模式,利用A0地址引脚和RD引脚实现电源关断和唤醒功能。在转换完成且BUSY输出变高后,将CS和RD拉低至少25ns,然后保持CS低电平,将RD拉高,同时A0引脚为高,即可进入电源关断模式;再次将RD从低变高,且A0引脚为低时,可唤醒设备。
外部参考电压设置了模拟输入范围,范围为100mV - +VCC。参考电压降低时,每个数字输出代码的模拟电压权重减小,即LSB尺寸变小,但ADC固有的偏移或增益误差在LSB尺寸上会显得更大,同时数字化输出的噪声或不确定性也会增加。因此,在低参考电压下,需要注意提供干净的布局和低噪声的电源、参考和输入信号。
ADS7842的输出数据采用直偏移二进制格式,方便数字系统处理。
为了获得最佳性能,ADS7842的物理布局至关重要,特别是在低参考电压和高转换速率的情况下。基本的SAR架构对电源、参考、接地连接和数字输入上的毛刺或突然变化敏感,因此需要注意以下几点:
ADS7842的高性能和低功耗特点使其适用于多种应用领域,包括:
ADS7842作为一款高性能的12位4通道并行输出采样ADC,凭借其卓越的性能、低功耗设计和灵活的工作范围,在众多应用场景中展现出强大的竞争力。电子工程师在设计相关系统时,充分考虑其特性和布局要求,能够充分发挥其优势,实现高效、稳定的模拟 - 数字转换。你在使用ADS7842或其他类似ADC时遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !