NEC电子可用于内置硬盘的机顶盒芯片“EMMA2SE(μPD61140)介绍

今日头条

1112人已加入

描述

此前NEC电子开发了用于内置硬盘(HDD)的机顶盒(STB)的系统芯片—“EMMA2SE(μPD61140)”,此外,NEC电子还在EMMA2SE的基础上内置了防非法使用功能的“EMMA2SE/P(μPD61142)”的产品。

这两款产品均为将接收、存储、播放数字广播所必需的功能集成到了1颗芯片上的图像处理用系统芯片。主要特征包括:CPU的处理性能提高到了284MIPS,约为NEC电子以往产品的1.4倍;可外接容量达1G的外部存储器;内置USB功能等。

使用新产品,用户不仅可以提高基于MHEG(注2)及MHP(注3)等中间件的图像显示处理速度,还可以实现在直播过程中对正在直播的电视节目进行播放、快进、快退等的时间平移(Time Shift)功能,从而实现高性能的机顶盒。除此之外,EMMA2SE/P中还增加了可防止非法使用的功能,使用EMMA2SE/P,用户可以很轻松的开发出可在识别出非法使用时中止工作的高安全性机顶盒。

NEC电子自1998年起推出以MPEG信号处理技术为核心、具有丰富功能的高品质图像处理系统芯片“EMMA”以来,将EMMA系列产品定位为面向数字AV设备的图像处理芯片的核心产品,并在机顶盒、数字电视、及DVD刻录机/播放机等各个领域,积极扩展产品系列,开拓相关业务。尤其是在机顶盒领域,自2001年2月开始发售内置可连接HDD功能的EMMA2产品之后,NEC电子相继推出具有高性能价格比的EMMA2L、EMMA2LL等8个系列共计13种产品,并获得市场上一致好评。

一直以来,NEC电子在欧洲及亚洲的集成了HDD功能的机顶盒市场上,以EMMA2占据着市场的主导地位。此次,为了满足提高CPU性能、可支持外部大容量存储器、增加防止非法使用功能等市场要求,NEC电子此次将在EMMA2中积累的数字广播存储播放技术及在EMMA2L、EMMA2LL等产品中积累的开发具有高性能价格比的产品的技术融合在一起,开发出了此次的新产品,并于近日投放到市场中。

新产品的主要特征如下:

1. 提高CPU性能,可支持外部大容量存储器
 

集成了CPU“MIPS32 4KEcTM”,运算性能提高到了284MIPS,约为NEC电子的EMMA2等原有产品的1.4倍。同时,接口使用了可支持工作频率266MHz、1Gbit的DDR SDRAM接口,因此可支持MHEG、MHP等在欧洲地上数字广播用机顶盒中作为标准使用中间件。在NEC电子现有的EMMA2产品中主要使用的是可支持工作频率133MHz、512Mbit的SDRAM(同步动态存储器)接口。

2. 内置USB2.0主控制器
 

将外部的USB2.0主控制器内置到芯片内部。使用该芯片,无需再使用外挂的USB2.0主控制器,就可以开发出能直接与闪存读取设备及数码相机等相连接,读取保存在其中的图像数据,并将其显示在电视画面上的机顶盒,有利于降低整个系统的成本。

3. 软件可与现有产品相互兼容
 

新产品是NEC电子现有产品EMMA2的后续产品,软件可与现有产品相互兼容。对于已经用EMMA2开发出机顶盒系统的用户而言,可以利用现有的软件资源,缩短机顶盒的开发周期。

除以上三大特征之外,EMMA2SE/P还具有以下特征。

4. 集成了防止非法使用的功能
 

该芯片中集成了可防止非法使用的功能,使用该功能,在启动系统时,可识别出机顶盒是否被非法改造,如被非法改造,机顶盒将停止正常工作。使用该功能,可以防止非法接收收费广播及防止生产非法复制的机顶盒等,使非法使用者很难对机顶盒进行改造。
 

新产品的主要规格请参照附件。

注1

MIPS: 1MIPS是指每秒可处理100万次指令的能力。

注2

MHEG: 多媒体及超媒体信息编码专业组织(Multimedia and Hypermedia information coding Experts Group)的简称。MHEG是制定记述多媒体内容的语言标准的ISO委员会名称,也是该委员会制定的语言规格。该规格中融合了记述具有交互性的多媒体内容所必需的要素。

注3

MHP: Multimedia Home Platform的简称。基于DVB制定的新一代交互式数字电视广播的标准。其目的在于用基于JAVA技术的应用程序接口,实现数字电视的应用。

<附件>

“EMMA2SE(μPD61140)”、“EMMA2SE/P(μPD61142)”的主要共同规格

■内置CPU规格

主CPU

内置MIPS32 4KEcTM核
284MIPS@186MHz

闪存容量:指令高速缓存8Kbyte、数据高速缓存8Kbyte

副CPU

内置MIPS32 4KEmTM核
284MIPS@186MHz

闪存容量: 指令高速缓存8Kbyte、数据高速缓存8Kbyte

便笺式存储器 : 32Kbyte

■存储器接口

RAM Memory I/F

统一RAM存储器接口 : CPU、MPEG解码、显示器、图像处理、其他

DDR SDRAM 接口 : 支持16-64Mbyte容量

ROM Memory I/F

支持Nor、NAND Flash ROM対応

最大64Mbyte

■MPEG 传输流处理器

硬件处理架构

流输入端口 : 从并联x 2系统、串联x 2系统、再生x 1系统到最大3系统

支持MPEG基准的传输流

传输流处理最大速率: 平均1系统100Mbps、3系统合计180Mbps

96PID通用滤波器

128个区段滤波器

支持高速数据端口

■MPEG视频解码

基于MPEG2 MP@ML标准

■音频控制

支持MPEG1 和 MPEG2 第1层和第2层解码

DAO(数字音频输出:Digital Audio Output) L/R输出

支持SPDIF输出

■图像处理引擎

2D BitBLT

■显示器

5层图像平面结构:背景层、视频层 x 2层、OSD x 2层

每层256级的α混合功能

活动平面的实时定标:1/4 - 8/1 (水平/垂直)

OSD用防闪烁滤波器

■视频编码

支持NTSC、PAL格式

支持CC字幕、宽屏定标(WSS)、视频 ID、每秒向量(VPS)、图文电视

内置6通道视频数模转换器:CVBS、YC、RGB/YCbCr

ITU-R BT.656 数字视频输出

■外围

FUART x 2系统

智能卡(SmartCard I/F) x 2系统

I2C x 2系统

时钟控制串行接口

两个系统、日及看门狗定时器

IR收发器 x 2系统、IR Blaster

通用 I/O

■ATA接口

支持PIO模式、UDMA33、UDMA66

■USB2.0主控制器

基于EHCI规格

支持高速 (480Mbps)、全速 (12Mbps)、低速 (1.5Mbps)

■PCI接口

基于PCI Rev2.2规格

时钟频率33MHz、总线宽度32bit

作为PCI Post或PCI Device工作

■工艺及供电

工艺:0.15um CMOS

供电:3.3V、2.5V、1.5V

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分