探索DS90UH940N-Q1:FPD-Link III转CSI-2解串器的卓越性能与应用

电子说

1.4w人已加入

描述

探索DS90UH940N-Q1:FPD-Link III转CSI-2解串器的卓越性能与应用

前言

在当今的电子设计领域,视频传输技术的发展日新月异。对于汽车信息娱乐、数字仪表板等应用场景而言,高效、稳定的视频数据传输至关重要。DS90UH940N-Q1作为一款符合AEC Q100标准的FPD-Link III解串器,在视频传输方面展现出了出色的性能。本文将深入探讨DS90UH940N-Q1的特性、应用以及设计要点,希望能为电子工程师们在相关设计中提供有价值的参考。

文件下载:ds90uh940n-q1.pdf

一、DS90UH940N-Q1概述

DS90UH940N-Q1是一款功能强大的FPD-Link III解串器,与DS90UH949/947/929-Q1串行器配合使用时,可将单通道或双通道FPD-Link III流转换成MIPI® CSI-2格式。它能够在经济高效的50Ω单端同轴或100Ω差分屏蔽双绞线(STP)电缆上运行,支持高达170MHz的像素时钟频率,可实现WUXGA (1920×1200)和1080p60分辨率以及24位色深。

二、关键特性剖析

(一)接口与数据转换能力

  1. FPD-Link III接口:具有偏移补偿能力的单通道或双通道FPD-Link III接口,支持通过同一条差分链路进行视频和音频数据传输以及全双工控制(包括I2C和SPI通信)。通过两个差分对实现视频数据和控制的整合,可减小互连线尺寸和重量,并简化系统设计。在向后兼容模式下,该器件在单一差分链路上最高可支持WXGA和720p分辨率(24位色深)。
  2. MIPI® D-PHY/CSI-2发送器:支持可选的2通道或4通道操作(每个通道最高1.3Gbps)的CSI-2输出端口,视频格式丰富,包括RGB888/666/565、YUV422/420、RAW8/10/12等,还具备可编程虚拟通道标识符。

(二)信号处理与补偿特性

  1. 自适应接收均衡:该器件将自动检测FPD-Link III通道并提供时钟对齐和偏移补偿功能,无需任何特殊的训练模式。在互连线路(例如,PCB布线)中出现不匹配问题、电缆线对长度存在差异以及连接器不平衡时,能确保相位偏移在容差范围内。具备自动温度和电缆老化补偿能力,1.7GHz时,通道插入损耗补偿高达 -15.3dB。
  2. 电磁干扰(EMI)抑制:通过使用低压差分信令、数据换序和随机生成,最大限度地减少了电磁干扰(EMI)。

(三)其他特性

  1. HDCP支持:具有片上密钥存储的集成型HDCP密码引擎,可对视频和音频数据进行加密和解密,保障内容安全。
  2. GPIO功能:四通道高速GPIO(每个通道最高2Mbps),可实现灵活的控制和数据交互。

三、应用领域

(一)汽车信息娱乐系统

DS90UH940N-Q1可用于中央信息显示屏、后座娱乐系统等,将FPD-Link III串行流转换为CSI-2格式,为汽车内的高清视频显示提供支持。其在宽温度范围(-40°C至 +105°C)内的稳定运行能力,使其非常适合汽车环境的要求。

(二)数字仪表板

在数字仪表板应用中,该解串器能够准确地恢复视频数据,实现高分辨率的图形显示,为驾驶员提供清晰、准确的信息。

四、设计要点与注意事项

(一)电源供应

  1. 电源引脚连接:该器件提供了多个电源引脚,如VDD33_A、VDD33_B、VDDIO、VDD12等,不同的电源引脚为不同的电路部分供电,以隔离开关噪声的影响。在设计时,要确保电源引脚正确连接、旁路,并驱动到相同的电位。例如,VDD33_A和VDD33_B必须都进行外部连接、旁路,并驱动到相同的电位,因为它们并非内部连接。
  2. 电源序列:电源上电时,应从最高电压轨到最低电压轨依次供电。对于3.3V IO操作,VDDIO和VDD33可以由同一电源供电并同时斜坡上升。在PDB引脚使用大电容,以确保PDB信号在所有电源引脚达到推荐的工作电压后才到达。当PDB引脚拉高到VDD33时,需要一个10kΩ上拉电阻和一个大于10μF的电容接地,以延迟PDB输入信号的上升。

(二)PCB布局

  1. 电源旁路:旁路电容器应靠近电源引脚放置,至少使用四个10μF的电容器进行本地设备旁路。建议使用表面贴装电容器,因为它们的寄生参数较小。当每个电源引脚使用多个电容器时,应将较小值的电容器更靠近引脚放置。在电源入口点,建议使用一个50μF至100μF的大容量电容器,以平滑低频开关噪声。
  2. 信号布线
    • FPD-Link III信号布线:FPD-Link III信号布线是PCB布局中最关键的部分。布线可以全部在顶层进行,也可以根据EMI情况部分嵌入中间层。AC耦合电容器应位于顶层,并且非常靠近接收器输入引脚。RIN迹线应作为100Ω差分微带线进行布线,具有严格的阻抗控制(±10%)。
    • CSI-2信号布线:CSI_D*P/N对的布线应具有受控的100Ω差分阻抗(±20%)或50Ω单端阻抗(±15%),远离其他高速信号,控制好线对之间的长度匹配和间距,尽量减少弯曲和过孔的使用。

(三)寄存器配置

DS90UH940N-Q1具有丰富的寄存器,用于配置各种功能和模式。在使用时,需要根据具体的应用需求对寄存器进行正确的设置。例如,通过设置PORT1_SEL和PORT0_SEL位来控制对两个端口寄存器的访问;通过设置相关寄存器来配置GPIO和D_GPIO的模式和功能等。

五、文档支持与社区资源

TI为DS90UH940N-Q1提供了丰富的文档支持,包括焊接规格应用报告、半导体和集成电路封装热指标应用报告、通道链路PCB和互连设计指南等。工程师们可以通过这些文档深入了解器件的特性和设计要求。此外,TI E2E™在线社区为工程师们提供了一个交流和协作的平台,在这里可以咨询问题、分享知识、拓展思路并与同行工程师一道帮助解决问题。

六、结语

DS90UH940N-Q1作为一款高性能的FPD-Link III转CSI-2解串器,在汽车电子等领域具有广泛的应用前景。通过深入了解其特性、掌握设计要点,电子工程师们可以充分发挥该器件的优势,设计出更加高效、稳定的视频传输系统。在实际设计过程中,还需要不断进行验证和测试,以确保系统的性能和可靠性。希望本文能为大家在DS90UH940N-Q1的应用设计中提供一些有益的参考。你在使用DS90UH940N-Q1的过程中遇到过哪些问题呢?欢迎在评论区留言分享。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分