电子说
在汽车电子和工业显示领域,信号转换与传输的高效性和稳定性至关重要。SN65DSI85-Q1作为一款专门设计的桥接器,为MIPI DSI到LVDS的信号转换提供了强大的解决方案。本文将深入探讨SN65DSI85-Q1的特性、应用、设计要点以及实际应用案例,帮助电子工程师更好地理解和应用这款产品。
文件下载:sn65dsi85-q1.pdf
SN65DSI85-Q1完全符合汽车类应用的严格要求,通过了AEC - Q100标准认证。它拥有宽温度范围,能在 - 40°C至105°C的环境下稳定运行,同时具备出色的ESD防护能力,器件HBM ESD分类等级为3A,CDM ESD分类等级为C6,为汽车电子系统的可靠性提供了坚实保障。
该桥接器实现了MIPI D - PHY版本1.00.00物理层前端和显示屏串行接口(DSI)版本1.02.00,支持RGB666和RGB888格式的18bpp与24bpp DSI视频流。双通道DSI接收器可灵活配置,每个通道能针对1条、2条、3条或4条D - PHY数据信道进行设置,每信道运行速率高达1Gbps,最大输入带宽可达8Gbps,足以满足高分辨率显示的需求,如60fps WQXGA 2560 × 1600分辨率以及60fps(120fps等效)WUXGA 1920 × 1200分辨率和3D图形显示。
SN65DSI85-Q1支持多种LVDS输出配置,包括单链路或双链路LVDS输出。在双链路模式下,LVDS输出时钟范围为25MHz到154MHz,LVDS像素时钟可采用自由运行持续D - PHY时钟或外部基准时钟(REFCLK),为不同的系统设计提供了极大的灵活性。
它具备低功耗特性,如关断模式、低LVDS输出电压摆幅、共模以及MIPI超低功耗状态(ULPS)支持,有助于降低系统功耗。此外,针对简化印刷电路板(PCB)走线,该器件还具备LVDS通道交换(SWAP)和LVDS引脚顺序反向特性。
SN65DSI85-Q1的应用场景十分丰富,涵盖了汽车和工业领域的多个方面:
复位操作对于SN65DSI85-Q1的正常启动至关重要。当EN引脚置低时,器件进入关机或复位状态,此时CMOS输入被忽略,MIPI D - PHY输入被禁用,输出呈高阻抗状态。在VCC电源达到最小工作电压后,将EN输入从低电平转换为高电平是关键步骤,可通过控制信号或外部电容来实现。初始化过程需要遵循特定的序列,包括设置PLL_EN位、SOFT_RESET位等,并在每个步骤后进行适当的延时,以确保器件正常工作。
该器件支持单链路和双链路LVDS输出格式。在双链路配置中,通道A传输奇数像素数据,通道B传输偶数像素数据。在无视频流数据传输时,器件会在LVDS输出上传输零值像素数据,同时保持垂直同步和水平同步状态。不同的数据格式(如Format 1和Format 2)可通过寄存器进行配置,以满足不同的应用需求。
SN65DSI85-Q1支持每个输入通道最多四条DSI数据车道,也可配置为支持一、二或三条DSI数据车道。未使用的DSI输入引脚应保持未连接或驱动到LP11状态。数据车道接收到的字节在HS模式下合并形成携带视频流的数据包,且DSI数据车道需进行位和字节对齐。
LVDS时钟可以从DSI通道A时钟或外部参考时钟源获取。当选择MIPI D - PHY通道A HS时钟作为LVDS时钟源时,D - PHY时钟车道必须工作在HS自由运行(连续)模式。通过设置HS_CLK_SRC、REFCLK_MULTIPLIER和DSI_CLK_DIVIDER等寄存器,可实现LVDS输出时钟的灵活配置。同时,为确保内部PLL正常工作,还需设置LVDS_CLK_RANGE和CH_DSI_CLK_RANGE寄存器。
该应用将单通道DSI应用处理器与支持1920 × 1200 WUXGA分辨率的LVDS双链路18位/像素面板相连接。设计要求包括Vcc为1.8V(±5%),DSIA时钟频率为490MHz,LVDS输出时钟频率为81MHz等。详细设计过程需要将视频分辨率参数编程到SN65DSI85-Q1中,如水平活动像素数、垂直活动行数、水平和垂直同步脉冲宽度等。同时,需根据时钟源选择合适的寄存器配置,确保LVDS输出时钟的正确生成。通过示例脚本可以实现对器件的初始化和配置,以满足系统的工作要求。
此应用将双通道DSI应用处理器与支持2560 × 1600 WQXGA分辨率的LVDS双链路24位/像素面板相连接。设计参数包括Vcc为1.8V(±5%),LVDS输出时钟频率为154MHz,DSI输入时钟频率为500MHz等。同样,需要根据具体的设计要求对器件进行寄存器配置,以实现信号的正确转换和传输。
对于Vcc和VCORE电源,每个电源引脚都应尽可能靠近SN65DSI85-Q1器件连接一个100 - nF的电容到地。同时,建议在电源上添加一个1μF至10μF的大容量电容,并将引脚连接到坚实的电源平面,以减少电源噪声。
在布局设计方面,针对PAP封装,应在器件电源引脚附近提供良好的去耦电容,如使用四个陶瓷电容(2 × 0.1μF和2 × 0.01μF)。差分对的布线需要控制100 - Ω差分阻抗(±20%)或50 - Ω单端阻抗(±15%),并注意保持差分对的长度匹配、避免与其他高速信号干扰、减少弯曲和过孔数量等,以降低电磁干扰(EMI)。
SN65DSI85-Q1作为一款高性能的汽车类双通道MIPI DSI转双链路LVDS桥接器,具有丰富的特性和广泛的应用前景。电子工程师在设计过程中,需要深入理解器件的工作原理和特性,合理进行复位、初始化、时钟配置等操作,并遵循电源和布局设计的建议,以确保系统的稳定性和可靠性。通过本文的介绍,希望能帮助工程师更好地掌握SN65DSI85-Q1的应用,为汽车电子和工业显示领域的设计提供有力支持。你在实际应用中是否遇到过类似桥接器的设计挑战?又是如何解决的呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !