描述
探索DS90UH948-Q1:汽车级FPD-Link III至OpenLDI解串器的技术奥秘
在汽车电子飞速发展的今天,高质量的视频传输和显示系统变得至关重要。DS90UH948-Q1作为一款专门为汽车应用设计的FPD-Link III至OpenLDI解串器,在汽车信息娱乐、数字仪表盘等领域有着广泛的应用前景。本文将深入剖析DS90UH948-Q1的技术特性、工作原理以及设计要点,帮助电子工程师更好地理解和应用这款解串器。
文件下载:ds90uh948-q1.pdf
一、DS90UH948-Q1概述
DS90UH948-Q1是一款符合汽车应用标准的FPD-Link III解串器,它能与DS90UH949A/949/947Q1等串化器配合使用,将1通道或2通道的FPD-Link III数据流转换为FPD-Link(OpenLDI)接口。该解串器可在经济高效的50Ω单端同轴电缆或100Ω差分屏蔽双绞线(STP)电缆上运行,支持高达2K(2048x1080)分辨率、24位色深的视频传输,为HDMI源(如GPU)与现有LVDS显示器或应用处理器之间搭建了桥梁。
二、关键特性解析
(一)高速数据传输
- 高带宽支持:支持1通道25 MHz至96 MHz或2通道50 MHz至192 MHz的时钟频率,FPD-Link III串行流速率最高可达3.36 Gbps(最低875 Mbps),能够满足高清视频传输的需求。
- 数据优化处理:FPD-Link III串行流中的数据经过随机化、平衡和加扰处理,优化了在交流耦合链路上的信号传输,同时嵌入时钟、视频控制信号以及直流平衡的视频和音频数据,增强了信号质量。
(二)低功耗与灵活性
- 电源管理:具有Power-Down(PDB)输入引脚,可通过主机或VDDIO控制,当PDB输入为高电平时,设备启用并将内部寄存器和状态机复位为默认值;当PDB信号为低电平时,设备进入低功耗模式,LVCMOS输出呈三态,PLL关闭,IDD最小化。
- 多种工作模式:可通过MODE_SEL[1:0]输入引脚或寄存器位进行多种操作模式配置,支持1通道或2通道FPD-Link III模式,以及单链路或双链路OpenLDI输出,像素时钟频率最高可达192 MHz。
(三)功能安全与可靠性
- HDCP支持:集成HDCP加密引擎和片上密钥存储,支持HDCP中继器应用,可对音视频内容进行解密和加密处理,确保数字内容的安全传输。
- 自适应均衡器:FPD-Link III接收器输入集成自适应均衡器(AEQ),可补偿通信通道和互连组件的信号衰减,适应电缆老化和温度变化,优化接收器的均衡设置。
(四)丰富的接口与控制功能
- I2C接口:具备I2C兼容接口,允许从本地主机控制器对串化器或解串器设备进行编程,同时支持双向控制通道(BCC),实现串化器/解串器之间以及远程I2C目标设备的通信。
- GPIO与SPI通信:提供四个高速GPIO(最高2 Mbps)和SPI控制通道,支持正向和反向通道模式,可实现高速数据传输和设备控制。
三、工作原理与模式
(一)数据处理流程
DS90UH948-Q1接收FPD-Link III串行流后,通过提取嵌入的时钟信息恢复时钟和数据,对数据进行验证和解串处理。接收到FPD-Link III解码器的数据后,对音视频数据流进行HDCP解密,最后将解密后的OpenLDI LVDS视频接口提供给显示器。
(二)设备功能模式
- 配置选择:通过MODE_SEL[1:0]输入引脚或寄存器位,可配置为1通道FPD-Link III输入单链路OpenLDI输出、2通道FPD-Link III输入双链路OpenLDI输出等多种模式,满足不同应用场景的需求。
- Dual Swap模式:在双链路OpenLDI输出模式下,可通过MODE_SEL0引脚或I2C配置奇数和偶数输出通道的交换,增加了设计的灵活性。
四、设计要点与注意事项
(一)电源设计
- 电源顺序:上电时,应从最高电压轨到最低电压轨依次供电。对于3.3V IO操作,VDDIO和VDD33可由同一电源供电并同时斜坡上升。
- PDB引脚处理:使用大电容确保PDB在所有电源引脚达到推荐工作电压后再到达,当PDB引脚拉高到VDD33时,需要10kΩ上拉电阻和>10μF电容到GND来延迟PDB输入信号上升。
(二)布局与布线
- 电源旁路:在电源引脚附近放置旁路电容,至少使用四个10μF电容进行本地设备旁路,在VDD33和VDDIO引脚使用铁氧体磁珠进行有效噪声抑制。
- FPD-Link III信号布线:FPD-Link III信号布线应采用100Ω耦合差分对,遵循S/2S/3S规则进行间距设置,尽量减少过孔数量,保持走线平衡,最小化对内偏斜,并在靠近TX输出和RX输入处进行端接。
(三)I2C通信
- 总线仲裁:多个I2C控制器在系统中使用时,需确保遵循I2C规范,避免出现一个控制器生成重复起始信号而另一个控制器发送数据位等未定义情况。
- 寄存器访问:对于新一代FPD-Link III设备(DS90UH94x-Q1),串化器或解串器寄存器可同时从本地和远程I2C控制器访问;对于旧设备,需限制访问以避免操作错误。
五、应用案例与曲线分析
(一)典型应用
DS90UH948-Q1可应用于汽车信息娱乐系统、后座娱乐系统和数字仪表盘等场景,为HDMI源与LVDS显示器之间提供高效的视频传输解决方案。
(二)应用曲线
在1080p60视频应用中,2通道FPD-Link III输入和双链路OpenLDI输出的情况下,Loop-Through CML输出在2.6-Gbps串行线速率下表现良好,OpenLDI时钟和数据输出在74.25-MHz像素时钟下稳定可靠。
六、总结
DS90UH948-Q1作为一款高性能的汽车级FPD-Link III至OpenLDI解串器,具有高速数据传输、低功耗、功能安全等诸多优点。电子工程师在设计过程中,需充分考虑电源设计、布局布线、I2C通信等要点,以确保系统的稳定性和可靠性。希望本文能为工程师们在使用DS90UH948-Q1进行设计时提供有益的参考。
大家在实际应用中遇到过哪些问题呢?欢迎在评论区分享交流。
打开APP阅读更多精彩内容