深入剖析SN65DSI86-Q1:MIPI DSI到eDP的高效桥梁

电子说

1.4w人已加入

描述

深入剖析SN65DSI86-Q1:MIPI DSI到eDP的高效桥梁

在当今的电子设备中,显示技术的发展日新月异,对于显示接口的需求也越来越高。SN65DSI86-Q1作为一款MIPI DSI到eDP的桥接芯片,为我们提供了一种高效的解决方案。今天,我们就来深入剖析这款芯片,了解它的特点、应用以及设计要点。

文件下载:sn65dsi86-q1.pdf

一、芯片概述

SN65DSI86-Q1是一款符合MIPI DSI和eDP标准的桥接芯片,它能够将MIPI DSI接口的视频数据转换为eDP接口的数据,从而实现与eDP显示面板的连接。该芯片具有以下特点:

  1. 高带宽支持:支持高达12Gbps的输入带宽和5.4Gbps的eDP输出带宽,能够满足高分辨率显示的需求。
  2. 多格式支持:支持18bpp和24bpp的DSI视频数据包,以及RGB666和RGB888格式,能够适应不同的显示需求。
  3. 低功耗设计:具有面板刷新和MIPI超低功耗状态(ULPS)支持,能够有效降低功耗。
  4. 灵活配置:支持单通道或双通道DSI配置,以及DSI奇数、偶数和左右操作模式,能够满足不同的应用场景。

二、功能特性

(一)MIPI双DSI接口

SN65DSI86-Q1支持两个4通道的MIPI DSI输入,每个通道的数据速率高达1.5Gbps。通过使用两个通道,可以将最大视频流速率提高到12Gbps,从而支持更高分辨率的显示。此外,该芯片还支持DSI通用读写操作,可用于配置内部寄存器和与eDP面板通信,同时也支持面板自刷新(PSR)功能。

(二)嵌入式DisplayPort接口

该芯片支持单流传输(SST)模式,可通过1、2或4条通道,以1.62Gbps(RBR)、2.16Gbps、2.43Gbps、2.7Gbps(HBR)、3.24Gbps、4.32Gbps或5.4Gbps(HBR2)的数据速率进行传输。所有通道的速率相同,并且支持软件控制eDP接口的电压摆幅、预加重和SSC。

(三)通用输入输出(GPIO)

SN65DSI86-Q1提供了四个GPIO引脚,可配置为输入或输出。这些引脚可用于多种功能,如SUSPEND输入、PWM输出、DSIA VSYNC和DSIA HSYNC等。

(四)时钟选择

芯片的时钟源可以从REFCLK引脚或DACP/N引脚获取。在EN信号的上升沿,通过采样GPIO[3:1]的状态以及检测REFCLK引脚上的时钟,来确定时钟源和频率。

(五)Suspend模式

Suspend模式旨在与eDP接收器的面板自刷新(PSR)功能配合使用,以节省系统功耗。当GPIO1配置为Suspend操作时,芯片进入低功耗模式,DP PLL、DP接口和DSI接口将被关闭。

(六)脉冲宽度调制(PWM)

该芯片支持通过脉冲宽度调制(PWM)来控制eDP显示器的亮度。PWM信号通过GPIO4输出,亮度由BACKLIGHT寄存器控制,而亮度的粒度由16位的BACKLIGHT_SCALE寄存器控制。

三、设备功能模式

(一)复位实现

当EN信号为低电平时,CMOS输入被忽略,MIPI D-PHY输入被禁用,输出为高阻态。为确保芯片正确复位,EN引脚必须在低电平状态保持至少100µs后再变为高电平。

(二)上电序列

上电序列包括多个步骤,如设置EN信号、配置DSI通道和车道数、设置REFCLK或DACP/N频率、配置DisplayPort极性和分配、启用中断源、读取eDP面板的EDID和DPCD信息、设置数据速率和车道数、启用DisplayPort PLL、进行链路训练以及配置视频寄存器等。

(三)掉电序列

掉电序列包括清除VSTREAM_ENABLE位、停止DSI流、将ML_TX_MODE设置为OFF、将DP_NUM_LANES寄存器设置为0、清除DP_PLL_EN位、将EN引脚置低以及移除电源等步骤。

(四)显示串行接口(DSI)

DSI接口可用于配置DSIx6 CSR和向外部DisplayPort接收器传输RGB视频。芯片支持DSI车道合并功能,可将多个数据通道的数据合并为一个数据包,同时支持多种DSI数据类型。

(五)DisplayPort

芯片支持单流传输(SST)模式,不支持多流传输(MST)模式。支持HPD(热插拔检测)信号,可用于检测下游端口的连接和断开状态。AUX_CH是一个半双工、双向、交流耦合、双端差分对,支持1Mbps的数据速率,可用于获取eDP设备的相关信息。

四、编程与寄存器映射

(一)本地I2C接口

SN65DSI86-Q1的本地I2C接口在EN信号为高电平时启用,支持在超低功耗状态(ULPS)下访问CSR寄存器。该接口遵循I2C总线规范,支持高达400kbps的快速模式传输。

(二)寄存器映射

芯片的许多功能由控制和状态寄存器(CSR)控制,所有CSR寄存器都可通过本地I2C接口或DSI接口访问。寄存器映射包括标准CFR寄存器、DSI寄存器、视频寄存器、DisplayPort特定寄存器、GPIO寄存器、Native和I2C-Over-Aux寄存器、链路训练寄存器、PWM寄存器、DP链路训练LUT寄存器、PSR寄存器、IRQ使能寄存器、IRQ状态寄存器和页面选择寄存器等。

五、应用与实现

(一)应用信息

SN65DSI86-Q1主要用于内部应用,如笔记本电脑和平板电脑,由于不支持HDCP,不适合用于需要内容保护的外部应用。其高带宽支持使其能够满足大型高分辨率eDP面板的需求。

(二)典型应用

以1080p(1920x1080 60Hz)面板为例,需要根据面板的参数进行eDP和DSI的设计。在eDP设计中,需要根据面板的像素时钟和位深度计算所需的流比特率,并将其与eDP接口的总数据速率进行匹配。在DSI设计中,需要根据eDP面板的流速率确定所需的DSI车道数和最小DSI时钟频率,并将这些参数编程到芯片中。

六、电源供应与布局建议

(一)电源供应建议

每个电源引脚(VCC、VCCA、VPLL和VCCIO)都应尽可能靠近芯片连接一个100nF的电容到地,并建议使用一个大容量电容(1µF到10µF)。VPLL和VCCIO引脚可以连接在一起或隔离,但每个电源引脚都应靠近放置一个100nF的电容到地。

(二)布局指南

为了减少电源噪声,应在芯片电源引脚附近提供良好的去耦。DSI和eDP的差分对应进行阻抗控制,保持长度匹配,避免与其他高速信号干扰,减少弯曲和过孔数量,并避免跨越平面分割。建议使用单一的接地平面,并将芯片的热焊盘通过过孔连接到该平面。

七、总结

SN65DSI86-Q1是一款功能强大的MIPI DSI到eDP的桥接芯片,具有高带宽、多格式支持、低功耗和灵活配置等优点。通过合理的设计和布局,可以充分发挥该芯片的性能,满足不同应用场景的需求。在实际应用中,工程师们需要根据具体的需求和参数进行详细的设计和调试,以确保系统的稳定性和可靠性。大家在使用过程中遇到过哪些问题或者有什么独特的设计经验吗?欢迎在评论区分享交流。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐
  • eDP

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分