DS125BR401低功耗、高速四通道中继器深度解析

电子说

1.4w人已加入

描述

DS125BR401低功耗、高速四通道中继器深度解析

作为一名电子工程师,在高速电路设计领域,信号的传输质量和稳定性至关重要。今天就来和大家深入探讨一款非常实用的芯片——DS125BR401,这是一款低功耗、12.5-Gbps、4通道中继器,具备输入均衡和输出去加重功能,能有效解决高速信号传输中的诸多问题。

文件下载:ds125br401.pdf

一、芯片概述与特性亮点

1.1 产品家族与互操作性

DS125BR401属于一个综合性的产品家族,与之相关的还有DS125BR111(单通道中继器)、DS125BR800(八通道中继器)、DS125MB203(双端口2:1/1:2复用器/开关)以及DS125DF410(四通道单向重定时器带CDR)。它能支持PCIe Gen - 3/2/1、10G - KR等多种高速接口串行协议,最高数据速率可达12.5 Gbps,在系统互操作性方面表现出色。

1.2 关键特性

  • 低功耗:典型功耗仅为65 mW/通道,并且可以选择关闭未使用的通道,这对于追求低功耗设计的项目来说非常友好。
  • 高性能信号调节:接收器的连续时间线性均衡器(CTLE)在6.25 GHz(12.5 Gbps)下可提供高达30 dB的增益,能打开因符号间干扰(ISI)而完全闭合的输入眼图,确保主机控制器实现无差错的端到端链路。发送器提供高达 - 12 dB的去加重增益和700 mV至1300 mV的输出电压幅度控制,为互连通道内的物理布局提供了极大的灵活性。
  • 多种控制方式:可通过引脚选择、EEPROM或SMBus接口进行编程,满足不同的设计需求。
  • 宽工作温度范围:能在 - 40°C至85°C的温度范围内正常工作,适应多种复杂的应用环境。
  • 高ESD防护:具备5 kV的HBM ESD额定值,增强了芯片的可靠性。

二、芯片详细功能与工作模式

2.1 功能模块

从功能框图来看,DS125BR401的每个通道都有精心设计的模块。其输入部分采用CML差分输入,通过内部的50 - Ω端接电阻和AC耦合电容,确保信号的稳定接收。输出部分则是具备去加重功能的50 - Ω驱动器输出,与AC耦合CML输入兼容。

2.2 工作模式

  • 引脚控制模式(ENSMB = 0):在这种模式下,可以通过引脚独立选择每一侧的均衡和去加重。例如,EQA[1:0]和EQB[1:0]控制A/B侧的均衡水平,DEMA[1:0]和DEMB[1:0]控制A/B侧的去加重水平。同时,MODE引脚可以选择不同的工作模式,如PCIe Gen - 1、PCIe Gen - 2、自动检测和PCIe Gen - 3等。
  • SMBus从模式(ENSMB = 1):在该模式下,输出幅度(VOD)、均衡、去加重和端接禁用等功能都可以在单个通道的基础上进行编程。当ENSMB置高时,EQx和DEMx引脚会转换为AD0 - AD3 SMBus地址输入,其他外部控制引脚(MODE、RXDET和SD_TH)在相应寄存器未被写入且覆盖位未设置时仍然有效。
  • SMBus主模式(ENSMB = 浮空):此模式下,DS125BR401可以直接从外部EEPROM读取配置信息。在设计使用外部EEPROM的系统时,需要遵循特定的准则,如设置ENSMB为浮空,外部EEPROM设备地址字节必须为0xA0,并且能够在2.5 - V和3.3V电源下以1 - MHz的频率工作等。

三、编程与配置要点

3.1 PCIe信号完整性设置

在PCIe Gen - 3系统中使用DS125BR401时,需要进行特定的信号完整性设置。在下游方向(从CPU到EP),均衡(EQ)、去加重(De - Emphasis)和输出电压幅度(VOD)需要按照相应的指南进行设置;在上游方向(从EP到CPU),也有不同的设置要求。例如,对于不同的迹线长度,去加重的设置会有所不同,迹线长度 < 15英寸时设置为 - 3.5 dB,迹线长度 > 15英寸时设置为 - 6 dB。

3.2 寄存器配置

DS125BR401的寄存器配置非常重要,通过SMBus可以对各个通道的参数进行精确控制。例如,在SMBus从模式下,不同的寄存器可以控制通道的功率状态、环回功能、信号检测阈值等。具体来说,0x01寄存器可以控制每个通道的功率状态,0x02寄存器可以控制环回功能和覆盖PWDN引脚控制等。

四、应用与设计注意事项

4.1 典型应用场景

DS125BR401可以用于多种高速数据传输场景,如SAS/SATA(最高6 Gbps)、光纤通道(最高10 GFC)、PCIe Gen - 3/2/1、10G - KR、10GbE、XAUI、RXAUI等。它能够通过对通道进行有源均衡,增强衰减信号,使信号在接收端更容易恢复,从而延长信号的传输距离。

4.2 设计要点

  • 阻抗匹配:使用100 - Ω阻抗的迹线,并且这些迹线通常采用松散耦合的方式,以方便布线长度的调整。
  • AC耦合电容:在每个通道段的接收端附近放置AC耦合电容,电容的最大尺寸为0402,以最小化反射。
  • 过孔处理:对连接器过孔和信号过孔进行背钻处理,以减少过孔的残桩长度,降低对信号的影响。
  • 参考平面:使用参考平面过孔,确保回流电流有低电感路径,提高信号的稳定性。

五、电源供应与布局建议

5.1 电源供应

DS125BR401有3.3 - V和2.5 - V两种供电模式。在3.3 - V模式下,VIN引脚接3.3 V电源,内部稳压器会为VDD引脚提供2.5 V电源,并且每个VDD引脚需要连接一个0.1 μF的电容进行电源去耦;在2.5 - V模式下,VIN引脚浮空,2.5 - V电源直接连接到5个VDD引脚,VDD_SEL引脚浮空以禁用内部稳压器。

5.2 布局建议

  • 差分对布局:CML输入和LPDS输出采用85 Ω至100 Ω的受控差分阻抗互连。尽量将差分线布在同一层,避免使用过孔,如果必须使用,要确保过孔对称放置,并为回流电流提供低电感路径。
  • 电源旁路:将电源(VDD)和接地(GND)引脚连接到印刷电路板相邻层的电源平面,使用0.1 - μF的旁路电容靠近DS125BR401的每个VDD引脚,并在电源旁路设计中加入1 μF至10 μF的电容,如钽电容或超低ESR陶瓷电容。

DS125BR401是一款功能强大、性能优越的高速中继器,在高速电路设计中具有广泛的应用前景。但在使用过程中,我们需要充分了解其特性、工作模式、编程配置以及设计注意事项,才能充分发挥其优势,确保设计的成功。大家在实际应用中遇到过哪些问题呢?欢迎一起交流探讨。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分