电子说
在如今的电子设计领域,高速数据传输与可靠信号处理是众多项目的核心需求。德州仪器(TI)的DS90CR483A/DS90CR484A 48位LVDS通道链路收发器(SER/DES)凭借其出色的性能与特性,成为众多工程师的理想之选。今天,我们就来深入了解这款芯片的方方面面。
文件下载:ds90cr484a.pdf
DS90CR483A作为发射器,可将48位的CMOS/TTL数据转换为8个LVDS(低电压差分信号)数据流,并通过第9个LVDS链路并行传输锁相的发送时钟。而DS90CR484A作为接收器,则能将LVDS数据流转换回48位的CMOS/TTL数据。在112MHz的发送时钟频率下,每个LVDS数据通道的传输速率可达672Mbps,总数据吞吐量高达5.38Gbit/s(672Mbytes/s)。这种数据复用方式大幅减少了电缆使用,传统的长距离并行单端总线通常需要为每个有效信号配备一根地线,而使用这款芯片,仅需19根导体(8对数据线、1对时钟线和至少1根地线),电缆宽度减少了80%,不仅节省了系统成本,还减小了连接器的物理尺寸和成本,同时降低了屏蔽要求。
芯片支持最高5.38Gbits/sec的带宽,输入时钟范围为33MHz至112MHz,能够满足多种高速数据传输需求。
芯片的电气特性涵盖了CMOS/TTL直流规格、LVDS驱动器直流规格、LVDS接收器直流规格、发射器电源电流、接收器电源电流等多个方面。例如,在CMOS/TTL直流规格中,高电平输入电压(VIH)最小值为2.0V,低电平输入电压(VIL)最大值为0.8V;在LVDS驱动器直流规格中,差分输出电压(Vool)在RL = 100Ω时,典型值为345mV。这些参数为工程师在设计电路时提供了精确的参考依据。
发射器对输入时钟的周期抖动有很好的抑制能力,但为了进一步减少输出抖动,应尽量减少电源噪声,并使用低抖动的时钟源。同时,发射器输入时钟的下降沿是关键边缘,会被PLL电路使用。
发射器和接收器都具备电源关断功能,当电源关断引脚(PD)被激活时,通过电源引脚的电流消耗会最小化,PLL电路会关闭。发射器在电源关断模式下输出处于三态,接收器输出则被强制为低电平。
为了确保芯片正常工作,需要在接收器输入端附近放置一个等于传输介质差分阻抗的终端电阻,一般取值在90至132欧姆之间,对于标准的100欧姆双绞线电缆,通常使用100欧姆的终端电阻。
包括TTL电平输入(TxIN)、LVDS差分数据输出(TxOUTP、TxOUTM)、TTL电平时钟输入(TxCLKIN)、LVDS差分时钟输出(TxCLKP、TxCLKM)等,每个引脚都有其特定的功能和使用要求。例如,PLLSEL引脚可用于选择PLL的工作范围,PRE引脚用于设置预加重电平,DS_OPT引脚用于触发电缆去斜操作,BAL引脚用于启用或禁用直流平衡功能。
包含LVDS差分数据输入(RxINP、RxINM)、TTL电平数据输出(RxOUT)、LVDS差分时钟输入(RxCLKP、RxCLKM)、TTL电平时钟输出(RxCLKOUT)等。其中,DESKEW引脚用于启用或禁用去斜/过采样功能,PD引脚用于控制接收器的电源关断状态。
DS90CR483A/DS90CR484A芯片在高速数据传输和电缆优化方面表现出色,为电子工程师提供了强大的工具。但在实际应用中,我们也需要根据具体的项目需求和应用场景,合理配置芯片的各项参数和功能,充分发挥其优势。大家在使用这款芯片的过程中,有没有遇到过什么特别的问题或者有什么独特的应用经验呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !