电子说
在高速数据处理领域,工程师们总是在寻找性能卓越、功能强大且稳定可靠的器件。今天,我们就来深入了解一款由德州仪器(TI)推出的DS08MB200双端口800 Mbps 2:1/1:2 LVDS复用器/缓冲器,看看它能为我们的设计带来哪些惊喜。
文件下载:ds08mb200.pdf
DS08MB200是一款双端口的1:2中继器/缓冲器和2:1复用器,每通道数据速率高达800 Mbps。它具有LVDS/BLVDS/CML/LVPECL兼容的输入和LVDS兼容的输出,能够有效降低输出偏斜和抖动。此外,芯片还集成了100Ω输入终端,为LVDS输入/输出提供了15 kV的ESD保护,具备热插拔保护功能,采用单3.3V电源供电,工作温度范围为工业级的 -40°C 至 +85°C,封装形式为48引脚的WQFN。
| 引脚类型 | 引脚名称 | 引脚编号 | 输入/输出类型 | 描述 |
|---|---|---|---|---|
| 开关侧差分输入 | SIA_0+ SIA0- | 30 29 | I, LVDS | 开关A侧通道0的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 开关侧差分输入 | SIA_1+ SIA_1- | 19 20 | I, LVDS | 开关A侧通道1的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 开关侧差分输入 | SIB_0+ SIB_0- | 28 27 | I, LVDS | 开关B侧通道0的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 开关侧差分输入 | SIB1+ SIB_1- | 21 22 | I, LVDS | 开关B侧通道1的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 线路侧差分输入 | LI_0+ LI0- | 40 39 | I, LVDS | 线路侧通道0的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 线路侧差分输入 | LI_1+ LI1- | 9 10 | I, LVDS | 线路侧通道1的反相和同相差分输入,兼容LVDS、Bus LVDS、CML或LVPECL |
| 开关侧差分输出 | SOA0+ SOA0- | 34 33 | O, LVDS | 开关A侧通道0的反相和同相差分输出,LVDS兼容 |
| 开关侧差分输出 | SOA_1+ SOA_1- | 15 16 | O, LVDS | 开关A侧通道1的反相和同相差分输出,LVDS兼容 |
| 开关侧差分输出 | SOB_0+ SOB_0- | 32 31 | O, LVDS | 开关B侧通道0的反相和同相差分输出,LVDS兼容 |
| 开关侧差分输出 | SOB_1+ SOB1- | 17 18 | O, LVDS | 开关B侧通道1的反相和同相差分输出,LVDS兼容 |
| 线路侧差分输出 | LO_0+ LO_0- | 42 41 | O, LVDS | 线路侧通道0的反相和同相差分输出,LVDS兼容 |
| 线路侧差分输出 | LO_1+ LO_1- | 7 8 | O, LVDS | 线路侧通道1的反相和同相差分输出,LVDS兼容 |
| 数字控制接口 | MUX_S0 MUXS1 | 38 11 | I, LVTTL | 每通道的复用器选择控制输入,用于选择开关侧的A或B输入传输到线路侧 |
| 数字控制接口 | ENA_0 ENA1 ENB_0 ENB1 | 36 13 35 14 | I, LVTTL | 开关A侧和B侧输出的使能控制,每侧的每个输出驱动器都有独立的使能引脚 |
| 数字控制接口 | ENL_0 ENL_1 | 45 4 | I, LVTTL | 线路侧输出的使能控制,每个输出驱动器都有独立的使能引脚 |
| 电源 | VDD | 6, 12,37, 43,48 | I, Power | VDD = 3.3V ±0.3V |
| 电源 | GND | 2,3,46, 47 | I, Power | LVDS和CMOS电路的接地参考,WQFN封装的DAP用作与器件的主要GND连接 |
| 无连接 | N/C | 1,5,23,24, 25,26,44 | 无连接 |
DS08MB200的六个板载LVDS输出驱动器都有输出使能控制。通过这个控制,每个输出可以单独置于低功耗的三态模式,而器件仍保持活跃,这对于减少未使用通道的功耗非常有用。当所有六个输出使能都被置为低电平时,器件进入掉电模式,此时仅消耗0.5mA(典型值)的电源电流。在掉电模式下,整个器件基本处于断电状态,包括所有接收器输入、输出驱动器和内部带隙基准发生器。从掉电模式返回活跃模式时,由于内部带隙基准发生器需要时间上电,输出端会有延迟才能输出有效数据。
在开路条件下,可以使用外部上拉和下拉电阻来提供足够的偏移,以实现输入故障安全。具体做法是将正LVDS输入引脚通过上拉电阻连接到VDD,负LVDS输入引脚通过下拉电阻连接到GND。上拉和下拉电阻的阻值应在5kΩ至15kΩ范围内,以最小化对驱动器的负载和波形失真。
DS08MB200的电气特性在推荐的工作电源和温度范围内表现出色。例如,LVTTL输入的高电平阈值为2.0V至VDD,低电平阈值为GND至0.8V;LVDS输入的差分高阈值为0至100mV,差分低阈值为 -100至0mV;LVDS输出的差分电压典型值为360mV,变化范围在 -35至35mV之间。
在开关特性方面,LVDS输出的差分低到高转换时间典型值为170ps,高到低转换时间也为170ps;传播延迟在1.0至2.5ns之间。此外,脉冲偏斜和通道间偏斜都得到了很好的控制,确保了数据传输的准确性和稳定性。
DS08MB200的典型应用包括高速数据传输系统中的数据复用和缓冲,适用于点对点背板和电缆应用。其高速数据路径和直通式引脚布局能够最小化内部器件抖动,简化电路板布局。
当将LVPECL信号转换为LVDS信号时,可以采用直流耦合或交流耦合的方式。直流耦合方式适用于发送器和接收器接地参考差异较小的情况,通过R1和R2为驱动器发射极跟随器提供适当的直流负载;交流耦合方式则适用于发送器和接收器位于不同PCB上,接地参考差异超过1V的情况。
将LVDS信号转换为LVPECL信号时,需要为LVDS信号提供偏置,使其处于接收器的共模范围内。可以使用单独的偏置电压或利用接收器芯片上的偏置电压引脚(如VT、Vπ或VBB)来实现。
DS08MB200凭借其高速数据处理能力、丰富的功能特性和良好的电气性能,成为了高速数据处理领域的一款优秀器件。无论是在通信、工业控制还是其他需要高速数据传输的应用中,它都能为工程师们提供可靠的解决方案。在实际设计中,我们需要根据具体的应用需求,合理选择工作模式和接口设计,充分发挥DS08MB200的优势。
各位工程师朋友们,你们在使用类似器件时遇到过哪些问题呢?欢迎在评论区分享你们的经验和见解。
全部0条评论
快来发表一下你的评论吧 !