探索RC22312/RC22308:低相位噪声时钟合成器的卓越之选

电子说

1.4w人已加入

描述

探索RC22312/RC22308:低相位噪声时钟合成器的卓越之选

在高速数据传输和高精度测量的时代,时钟合成器的性能对系统的稳定性和准确性起着关键作用。今天,我们将深入探讨Renesas的RC22312/RC22308 FemtoClock™ 3多频率时钟合成器,看看它如何在众多应用中脱颖而出。

文件下载:Renesas Electronics RC223x FemtoClock™时钟合成器.pdf

产品概述

RC22312/RC22308是一款超低相位噪声的多频率时钟合成器和数控振荡器(DCO)。它具有高度的灵活性和低功耗特性,能够输出RMS抖动仅为25fs的时钟信号,支持112Gbps和224Gbps的SerDes,为高速数据传输提供了可靠的时钟源。

应用领域广泛

  • 高速通信:适用于112Gbps和224Gbps SerDes,以及100 / 200 / 400 / 800 / 1600 Gbps以太网PHY的时钟合成。
  • 网络设备:可用于交换机和路由器,确保数据的稳定传输。
  • 医疗成像:为医疗成像设备提供精确的时钟信号,提高图像质量。
  • 测试与测量:满足测试和测量设备对高精度时钟的需求。

特性亮点突出

  • 超低抖动:在12kHz至20MHz频率范围内,RMS抖动仅为25fs(4MHz HPF),有效降低了时钟信号的相位噪声。
  • 宽输出频率范围:差分输出频率范围为4kHz至1GHz,单端输出频率范围为4kHz至250MHz,能够满足不同应用的需求。
  • 多输出配置:最多可提供12个HCSL或LVDS输出,并配备独立的整数分频器。差分输出还可配置为两个单端输出。
  • 超高频率分辨率:DCO频率分辨率小于$10^{-13}$,实现了精确的频率控制。
  • 工厂可编程OTP:内部OTP可进行工厂编程,方便用户进行定制化配置。
  • 小尺寸封装:RC22312采用9 × 9 mm、64-VFQFPN封装,RC22308采用7 × 7 mm、48-VFQFPN封装,节省了电路板空间。
  • 宽工作电压和温度范围:工作电压为1.8V,串口支持1.8V或3.3V;环境工作温度范围为-40°C至85°C,电路板工作温度范围为-40°C至105°C。

详细规格解析

引脚信息

RC22312和RC22308的引脚分配和描述详细且清晰。例如,XIN和XOUT引脚用于连接外部晶体谐振器或振荡器,为设备提供频率参考;OUTx和nOUTx引脚用于输出时钟信号,可配置为LVDS、HCSL或LVCMOS输出;nMR引脚为低电平有效主复位引脚,确保设备的可靠复位。同时,输入引脚的电容、上拉电阻和下拉电阻等参数也有明确规定,为电路设计提供了准确的依据。

电气特性

  • 绝对最大额定值:规定了设备在各种电气参数下的最大承受范围,如电源电压、输入电压、输入电流、输出电流等,确保设备在安全的工作条件下运行。
  • 推荐工作条件:明确了设备正常工作所需的条件,包括最大结温、环境工作温度、电源电压和上电时间等,保证了设备的性能和可靠性。
  • 相位抖动:APLL和FOD的相位抖动指标在不同频率条件下都有详细的测试数据,为评估设备的时钟质量提供了重要参考。
  • 输出频率和启动时间:差分输出频率范围为4kHz至1GHz,LVCMOS输出频率范围为4kHz至250MHz,启动时间在合成器模式下约为9.9ms,满足了快速启动和宽频率范围的需求。

功能描述

  • 频率参考:设备可通过连接外部晶体谐振器或振荡器来获取频率参考,频率范围和电气特性在数据表中有明确说明。
  • 模拟PLL:内部APLL能够锁定设备振荡器,并合成9.70GHz至10.75GHz之间的超低相位噪声时钟,为DCO和FOD提供稳定的时钟源。
  • 整数和分数输出分频器:整数输出分频器(IOD)可将输入时钟按可编程的21位整数值进行分频,分数输出分频器(FOD)则能合成120MHz至700MHz的低相位噪声时钟,支持整数、有理数和分数分频,频率分辨率高达1ppt。
  • 分频器同步:IODs实现了同步功能,确保输出时钟的上升沿在APLL时钟的特定周期内对齐,提高了时钟信号的一致性。
  • 状态和控制:所有控制和状态寄存器可通过1MHz $I^{2}C$或20MHz SPI从微处理器接口进行访问,设备还可自动从内部OTP存储器加载配置,或通过$I^{2}C$主接口从外部EEPROM加载配置。

应用注意事项

电源考虑

虽然设备对电源供电顺序没有严格要求,但如果$VDDOx$或$VDD_CLK$在$VDD_VCO$或$VDDD33_DIA$之后达到标称电压的90%,则需要进行软复位或主复位,以确保输出分频器同步。同时,可使用Renesas IC Toolbox(RICBox)软件工具进行电源和电流消耗计算。

复位控制

上电后,当$VDDXO_DCD$和$VDDD33_DIA$电源达到标称电压的90%后5ms,内部上电复位(POR)信号将被置位。主复位序列可通过控制nMR引脚的电压电平来启动,在复位过程中,时钟输出可根据out_startup寄存器字段的值选择是否禁用。

未使用引脚处理

  • LVCMOS控制引脚:内部有上拉电阻,可根据需要添加额外的1kΩ上拉电阻。
  • LVCMOS输出引脚:未使用的LVCMOS输出应浮空,并配置为高阻抗状态,以防止产生噪声。
  • 差分输出引脚:未使用的差分输出应浮空,且差分输出对的两侧应同时浮空或进行终端匹配。

晶体接口驱动

当使用外部振荡器驱动晶体接口时,XOUT引脚浮空,XIN输入由AC耦合的LVCMOS驱动器或差分驱动器的一侧驱动。XIN引脚内部偏置为0.6V,输入电压摆幅应在0.5V至1.2V峰峰值之间,压摆率不小于0.6V/ns。

差分输出终端匹配

  • 直接耦合HCSL终端匹配:对于HCSL接收器,设备输出应配置为HCSL并直接耦合,支持多种可编程的电压摆幅选项,可使用内部50Ω电阻进行源端匹配。
  • 直接耦合LVDS终端匹配:对于LVDS接收器,设备输出应配置为LVDS并直接耦合,推荐的终端电阻值为90Ω至132Ω,应尽量靠近接收器放置。
  • AC耦合差分终端匹配:对于不支持HCSL或LVDS的差分接收器,设备输出应配置为HCSL并采用AC耦合方式,可通过选择合适的电阻来提供偏置电压,并根据需要调整输出幅度。

总结

RC22312/RC22308以其超低相位噪声、宽输出频率范围、多输出配置和灵活的控制方式,成为高速数据传输和高精度测量等应用的理想选择。在实际设计中,我们需要根据具体的应用需求,合理选择频率参考、配置输出分频器,并注意电源、复位、引脚处理和终端匹配等问题,以充分发挥设备的性能优势。你在使用类似时钟合成器的过程中遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分