探索DS90LV110AT:高性能LVDS数据/时钟分配器的技术剖析

电子说

1.4w人已加入

描述

探索DS90LV110AT:高性能LVDS数据/时钟分配器的技术剖析

在高速数据传输的电子领域,LVDS(Low Voltage Differential Signaling)技术凭借其低功耗、高速度的优势,成为众多工程师的首选。今天,我们就来深入剖析德州仪器(TI)的DS90LV110AT——一款1到10的LVDS数据/时钟分配器。

文件下载:ds90lv110at.pdf

一、DS90LV110AT的特性亮点

低抖动与高速传输

DS90LV110AT拥有低抖动的400 Mbps全差分数据路径。在400 Mbps的速率下,使用 $PRBS =2^{23}-1$ 数据模式时,其峰峰值抖动仅为145 ps(典型值)。这一特性使得它在高速数据传输中能够保持信号的稳定性,减少误码率,为数据的准确传输提供了有力保障。

电源与输出特性

它采用单一的 +3.3 V电源供电,方便系统设计。输出阻抗平衡,输出通道间的偏斜仅为35 ps(典型值),确保了各个输出通道信号的一致性。差分输出电压 $(V_{OD})$ 在100Ω 终端负载下为320 mV(典型值),能够满足大多数应用的需求。

输入兼容性与故障保护

该分配器的LVDS接收器输入可以接受LVPECL信号,并且具备LVDS输入故障保护功能。即使在接收器输入开路、短路或终端的情况下,也能正常工作,大大提高了系统的可靠性。此外,它的传播延迟仅为2.8 ns(典型值),响应速度极快。

封装与标准兼容性

DS90LV110AT采用28引脚的TSSOP封装,体积小巧,便于PCB布局。同时,它符合ANSI/TIA/EIA - 644 LVDS标准,具有良好的通用性和兼容性。

二、工作原理与应用场景

工作原理

DS90LV110A利用LVDS技术实现低功耗、高速运行。数据路径从输入到输出完全差分,能够有效降低噪声产生和脉冲宽度失真。其设计允许将1个输入连接到所有10个输出,通过LVDS I/O实现点对点互连的高速数据传输。

应用场景

这款分配器可以替代多分支总线应用,用于更高速度的链路,提高信号质量。它还可用于时钟分配,最高支持200 MHz的时钟频率。在数据传输速率大于400 Mbps的应用中,采用点对点分配应用可以进一步提高信号质量,使数据速率大幅提升。

三、电气特性分析

绝对最大额定值

了解器件的绝对最大额定值对于确保其安全运行至关重要。DS90LV110AT的电源电压范围为 -0.3 V至 +4 V,LVCMOS/LVTTL输入电压、LVDS接收器输入电压和LVDS驱动器输出电压的范围均为 -0.3 V至 +4 V。其结温最高可达 +150℃,存储温度范围为 -65℃ 至 +150℃。

推荐工作条件

在实际应用中,推荐的电源电压为3.0 V至3.6 V(典型值3.3 V),接收器输入电压范围为0 V至VDD,工作环境温度为 -40℃ 至 +85℃。遵循这些条件可以保证器件的性能和稳定性。

电气参数

文档中详细列出了LVCMOS/LVTTL输入、LVDS输出和LVDS接收器的直流和交流电气参数。例如,LVDS输出的差分输出电压 $(V{OD})$ 在不同条件下的典型值为320 mV,偏移电压 $(V{os})$ 为1.25 V(典型值)。这些参数为工程师在设计电路时提供了重要的参考依据。

四、应用注意事项

输入故障保护

DS90LV110A的接收器输入具有内部故障保护偏置,能够应对输入短路、开路和终端等情况。这一特性使得在实际应用中,即使输入出现异常,也能保证系统的正常运行。

LVDS输入终端

LVDS接收器输入必须在输入引脚之间尽可能靠近地放置一个100Ω 的终端电阻,以确保信号的正确传输。

未使用控制输入

EN控制输入引脚具有内部下拉装置。如果该引脚悬空,10个输出将默认处于三态。因此,在设计时需要根据实际需求对该引脚进行正确连接。

扩展输出端口

为了扩展输出端口数量,可以使用多个DS90LV110A。但需要考虑通过这些器件的总传播延迟,以确定最大扩展数量。同时,增加器件数量会由于每次传输而增加输出抖动。

PCB布局与电源系统旁路

良好的PCB布局和电源系统旁路设计对于DS90LV110A的性能至关重要。应采用薄介质(4至10 mils)的电源/接地夹层,以提高电源系统的固有电容,改善电源滤波效果。外部旁路电容应包括RF陶瓷和钽电解电容,并且在每个电源引脚和RF旁路电容端子处使用两个过孔,以减少互连电感。

五、接口设计

输入接口

DS90LV110A可以接受差分信号,并允许简单的AC或DC耦合。由于其具有较宽的共模范围,它可以与所有常见的差分驱动器(如LVPECL、LVDS、CML)进行DC耦合。文档中给出了典型的DC耦合接口示例,为工程师提供了参考。

输出接口

该分配器的输出信号符合LVDS标准,可以与大多数常见的差分接收器进行DC耦合。在实际应用中,建议查看相应接收器的数据手册,以确保接口的兼容性。

六、封装与包装信息

DS90LV110AT有多种封装选项,如TSSOP(PW)28引脚封装。文档中详细列出了不同封装的包装信息,包括引脚数量、包装数量、载体类型、RoHS合规性、工作温度范围、零件标记等,方便工程师进行选型和采购。

七、总结与思考

DS90LV110AT作为一款高性能的LVDS数据/时钟分配器,在高速数据传输领域具有广泛的应用前景。其丰富的特性和良好的兼容性为工程师提供了便利,但在实际设计中,我们也需要充分考虑其电气特性、应用注意事项和接口设计等方面的因素。例如,在扩展输出端口时,如何平衡传播延迟和输出抖动的问题;在PCB布局中,如何进一步优化电源系统旁路设计以提高系统性能。这些都是我们在使用DS90LV110AT时需要深入思考和解决的问题。希望通过本文的介绍,能够帮助工程师更好地了解和应用这款优秀的产品。

你在使用DS90LV110AT的过程中遇到过哪些问题?又是如何解决的呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分