探索DS90C363B:高性能LVDS发射器的卓越之选

电子说

1.4w人已加入

描述

探索DS90C363B:高性能LVDS发射器的卓越之选

在电子工程师的设计世界里,选择合适的组件对于实现高效、可靠的系统至关重要。今天,我们将深入探讨德州仪器(TI)的DS90C363B,一款 +3.3V 可编程LVDS发射器,专为18位平板显示器(FPD)链接设计,最高支持65 MHz的工作频率。

文件下载:ds90c363b.pdf

一、DS90C363B的特性亮点

1. 灵活的启动序列

DS90C363B在时钟/数据和 /PD 引脚之间无需特殊的启动序列。输入信号(时钟和数据)可以在设备上电之前或之后施加,为设计带来了极大的灵活性。

2. 扩频时钟支持

该发射器支持高达100kHz的频率调制和 ±2.5% 中心扩展或 -5% 向下扩展的偏差。“输入时钟检测”功能在输入时钟缺失且 /PD 引脚为逻辑高电平时,会将所有LVDS对拉至逻辑低电平。

3. 宽时钟频率范围

支持18至68 MHz的移位时钟,能够适应不同的应用需求。

4. 低功耗优势

在65MHz灰度模式下,发射器功耗典型值小于130 mW,比BiCMOS替代方案的功耗降低40%。在掉电模式下,功耗典型值小于37μW。

5. 多分辨率支持

支持VGA、SVGA、XGA和双像素SXGA等多种分辨率,具有广泛的适用性。

6. 其他特性

  • 窄总线设计减少了电缆尺寸和成本。
  • 最高可达1.3 Gbps的吞吐量和170 Megabytes/sec的带宽。
  • 典型345 mV摆幅的LVDS设备,具有低电磁干扰(EMI)特性。
  • PLL无需外部组件,且与TIA/EIA - 644 LVDS标准兼容。
  • 采用低外形48引脚TSSOP封装。

二、功能描述

DS90C363B发射器将21位的CMOS/TTL数据转换为三个LVDS(低压差分信号)数据流。一个锁相的传输时钟通过第四个LVDS链路与数据流并行传输。在每个传输时钟周期,21位输入数据被采样并传输。在65 MHz的传输时钟频率下,每个LVDS数据通道以455 Mbps的速率传输18位RGB数据和3位LCD定时与控制数据(FPLINE、FPFRAME、DRDY),使用65 MHz时钟时,数据吞吐量可达170 Mbytes/sec。

该发射器可以通过专用引脚编程为上升沿选通或下降沿选通。上升沿或下降沿选通的发射器可以与下降沿选通的接收器(DS90CF366)互操作,无需任何转换逻辑。这种特性使得DS90C363B成为解决与宽、高速TTL接口相关的EMI和电缆尺寸问题的理想选择。

三、电气特性

1. 绝对最大额定值

了解设备的绝对最大额定值对于确保其安全运行至关重要。DS90C363B的绝对最大额定值包括:

  • 电源电压(Vcc):-0.3V至 +4V
  • CMOS/TTL输入电压:-0.3V至 (Vcc + 0.3)V
  • LVDS驱动器输出电压:-0.3V至 (Vcc + 0.3)V
  • LVDS输出短路持续时间:连续
  • 结温:+150℃
  • 存储温度:-65°至 +150°C
  • 引脚温度(焊接,4秒):+260℃
  • 25°C时最大封装功耗容量(TSSOP封装):1.98W
  • 封装功耗降额:16mW/°C 高于 +25℃
  • ESD额定值:HBM(1.5kΩ,100pF)为7kV,EIAJ(0.2Ω,200pF)为500V

2. 推荐工作条件

为了获得最佳性能,建议在以下条件下使用DS90C363B:

  • 电源电压(Vcc):3.0V至3.6V,标称值为3.3V
  • 工作环境温度(TA):-10°C至 +70°C,标称值为 +25°C
  • 电源噪声电压(Vcc):最大200 mVpp
  • TxCLKIN频率:18至68 MHz

3. 电气特性参数

文档中详细列出了CMOS/TTL直流规格、LVDS直流规格、发射器电源电流等电气特性参数。例如,LVDS差分输出电压(VoD)典型值为345 mV,偏移电压(Vos)典型值为1.25 V等。这些参数为工程师在设计电路时提供了重要的参考依据。

四、引脚描述

DS90C363B的引脚功能明确,包括21个TTL电平输入(TxIN)、3个正LVDS差分数据输出(TxOUT+)、3个负LVDS差分数据输出(TxOUT-)、1个TTL电平时钟输入(FPSHIFT IN)、可编程选通选择引脚(RFB)等。每个引脚都有其特定的作用,工程师可以根据实际需求进行合理的连接和配置。

五、应用信息

1. 兼容性

DS90C363B与DS90C363/DS90CF363、DS90C363A/DS90CF363A向后兼容,并且可以作为DS90CF563(5V,65MHz)和DS90CF561(5V,40MHz)FPD - Link发射器的替代方案,但需要将5V电源改为3.3V,并根据需要对RFB引脚进行编程。

2. 输入引脚和时钟/数据排序

发射器输入和控制输入接受3.3V LVTTL/LVCMOS电平,不支持5V。在输入时钟/数据和PD(PowerDown)信号的排序方面,DS90C363B提供了更强大的功能,输入时钟/数据可以在释放PD信号后插入。在某些情况下,如源提供不稳定的时钟时,可能需要断言PD信号。

3. 扩频时钟支持

该发射器支持扩频时钟信号输入,输出能够准确跟踪调制频率高达100kHz(最大)、中心扩展 ±2.5% 或向下扩展 -5% 偏差的扩频时钟/数据输入。

4. 电源序列

在典型应用中,建议使用同一电源为Vcc、LVDS Vcc和PLL Vcc供电,并分别使用三个去耦旁路电容组。对于哪个Vcc先进入设备没有要求。

六、总结

DS90C363B作为一款高性能的LVDS发射器,具有众多优秀的特性和广泛的适用性。其灵活的启动序列、低功耗、多分辨率支持等特点,使其成为平板显示器等应用的理想选择。在实际设计中,工程师需要根据具体的应用需求,合理选择工作条件和配置引脚,以充分发挥DS90C363B的性能优势。同时,要注意设备的绝对最大额定值和电气特性参数,确保设备的安全和稳定运行。你在使用类似LVDS发射器的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分