探索DS90C383B:可编程LVDS发射器的卓越性能与应用

电子说

1.4w人已加入

描述

探索DS90C383B:可编程LVDS发射器的卓越性能与应用

在电子设计领域,选择合适的组件对于实现高效、稳定的系统至关重要。今天,我们将深入探讨TI公司的DS90C383B可编程LVDS发射器,它在24位平板显示(FPD)链路中展现出了卓越的性能。

文件下载:ds90c383b.pdf

一、DS90C383B简介

DS90C383B是一款专为24位平板显示(FPD)链路设计的可编程LVDS发射器,最高支持65MHz的频率。它具有诸多令人瞩目的特性,能有效解决EMI和电缆尺寸问题,是电子工程师在相关设计中的理想选择。

二、特性亮点

(一)集成与兼容性

  • PLL无外部组件:PLL无需外部组件,简化了设计流程,减少了电路板空间和成本。
  • 标准兼容:兼容TIA/EIA - 644 LVDS标准,确保了与其他符合该标准的设备的互操作性。
  • 封装优势:采用低轮廓56引脚TSSOP封装,适合对空间要求较高的应用。
  • 替代升级:是SN75LVDS83、DS90C383A的改进替代品,提供了更好的性能和稳定性。

(二)启动与信号支持

  • 无特殊启动序列:时钟/数据和/PD引脚之间无需特殊的启动序列,输入信号(时钟和数据)可在设备供电前后施加,增强了设计的灵活性。
  • 扩频时钟支持:支持高达100kHz频率调制和±2.5%中心扩展或 - 5%向下扩展的扩频时钟,有助于降低电磁干扰。
  • 输入时钟检测:“输入时钟检测”功能在输入时钟缺失且/PD引脚为逻辑高电平时,将所有LVDS对拉至逻辑低电平,提高了系统的可靠性。
  • 宽频率支持:支持18至68MHz的移位时钟,适应不同的应用需求。

(三)性能与功耗

  • 低功耗:在65MHz灰度模式下,Tx功耗典型值小于130mW,比BiCMOS替代品功耗降低40%;Tx掉电模式典型值小于60μW,有效节省能源。
  • 高带宽:最高支持1.8Gbps吞吐量和227MB/秒带宽,满足高速数据传输需求。
  • 低EMI:345mV(典型值)摆幅的LVDS设备,有助于降低电磁干扰。

三、电气特性

(一)绝对最大额定值

了解设备的绝对最大额定值对于确保其安全运行至关重要。DS90C383B的绝对最大额定值包括:

  • 电源电压(VCC): - 0.3V至 + 4V
  • CMOS/TTL输入电压: - 0.3V至(VCC + 0.3)V
  • LVDS驱动器输出电压: - 0.3V至(VCC + 0.3)V
  • LVDS输出短路持续时间:连续
  • 结温: + 150°C
  • 存储温度: - 65°C至 + 150°C
  • 引脚温度(焊接,4秒): + 260°C
  • 25°C时TSSOP封装的最大封装功耗容量:1.63W
  • 高于 + 25°C时的封装降额:12.5mW/°C
  • ESD评级:HBM,1.5kΩ,100pF为7kV;EIAJ,0Ω,200pF为500V

(二)推荐工作条件

为了获得最佳性能,建议在以下条件下运行DS90C383B:

  • 电源电压(VCC):3.0 - 3.6V(典型值3.3V)
  • 工作环境温度(TA): - 10 - + 70°C(典型值 + 25°C)
  • 电源噪声电压(VCC):200mVPP
  • TxCLKIN频率:18 - 68MHz

(三)电气参数

在推荐的工作电源和温度范围内,DS90C383B的电气参数表现出色。例如,CMOS/TTL输入的高电平输入电压(VIH)为2.0V至VCC,低电平输入电压(VIL)为GND至0.8V;LVDS差分输出电压(VOD)在RL = 100Ω时为250 - 450mV(典型值345mV)。

四、引脚说明与应用信息

(一)引脚功能

DS90C383B的引脚功能丰富,涵盖了数据输入、LVDS输出、时钟输入和输出、电源和接地等多个方面。例如,TxIN为28位TTL电平输入,包括8位红色、8位绿色、8位蓝色和4位控制线;TxOUT + 和TxOUT - 为LVDS差分数据输出。

(二)应用兼容性

DS90C383B具有良好的向后兼容性,可与DS90C383/DS90CF383、DS90C383A/DS90CF383A引脚兼容替换。同时,在一定考虑和修改的情况下,也可替代DS90CF583(5V,65MHz)和DS90CF581(5V,40MHz)FPD - Link发射器,但需要将5V电源改为3.3V,并注意输入和控制输入仅接受3.3V LVTTL/LVCMOS电平,不支持5V。

(三)输入时钟/数据排序

该设备在输入时钟/数据和PD(PowerDown)信号的排序方面具有更大的灵活性,输入时钟/数据可在PD信号释放后插入。但在某些情况下,如源提供不稳定时钟时,可能需要断言PD信号以确保系统稳定。

(四)电源源顺序

在典型应用中,建议将VCC、LVDS VCC和PLL VCC来自同一电源,并使用三个独立的去耦旁路电容组,且对哪个VCC先进入设备没有要求。

五、封装与布局

(一)封装信息

DS90C383B提供多种封装选项,如TSSOP(DGG)封装。不同封装在引脚数量、包装数量、载体类型、RoHS合规性等方面有所不同,工程师可根据具体需求进行选择。

(二)布局示例

文档中还提供了封装轮廓、示例电路板布局、焊盘图案示例和模板设计等信息,为工程师的实际设计提供了参考。例如,在电路板布局时,需要注意线性尺寸、公差、焊盘开口和阻焊层等细节。

六、总结

DS90C383B以其丰富的特性、出色的电气性能和良好的兼容性,成为24位平板显示(FPD)链路设计中的优秀选择。电子工程师在设计相关系统时,可充分利用其优势,同时注意其工作条件和引脚功能,以实现高效、稳定的设计。你在使用类似LVDS发射器时遇到过哪些问题?又是如何解决的呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分