电子说
在电子设备不断追求高速数据传输与低功耗的今天,LVDS(低电压差分信号)技术凭借其出色的性能,成为了众多应用领域的首选。TI推出的DS90C385A作为一款可编程的LVDS发射器,以其卓越的特性和广泛的兼容性,在平板显示等领域展现出了强大的竞争力。今天,我们就来深入探讨一下这款DS90C385A。
文件下载:ds90c385a.pdf
DS90C385A在引脚方面与DS90C383、DS90C383A和DS90C385完全兼容,这为工程师在产品升级或替换时提供了极大的便利。而且,它在时钟/数据与 /PD 引脚之间无需特殊的启动序列,输入信号(时钟和数据)可以在设备供电之前或之后施加,大大简化了设计流程。
它支持高达100kHz频率调制和±2.5%中心扩展或 -5% 向下扩展的频谱扩展时钟。这种特性有助于降低电磁干扰(EMI),提高系统的稳定性和可靠性。当输入时钟缺失且 /PD 引脚为逻辑高电平时,“输入时钟检测”功能会将所有LVDS对拉至逻辑低电平,为系统提供了额外的保护机制。
DS90C385A支持18至87.5 MHz的移位时钟,在87.5MHz灰度模式下,发射功率消耗小于147mW(典型值),而发射功率-down模式下小于60μW(典型值)。这种低功耗特性使得它在对功耗要求较高的应用中具有明显优势。
该发射器支持VGA、SVGA、XGA、SXGA(双像素)、SXGA+(双像素)、UXGA(双像素)等多种分辨率,能够满足不同显示设备的需求。同时,它具有高达2.45Gbps的吞吐量和306.25Megabyte/sec的带宽,确保了高速稳定的数据传输。
采用345mV(典型值)摆幅的LVDS器件,有效降低了电磁干扰。而且,其PLL无需外部组件,简化了设计并降低了成本。此外,它还符合TIA/EIA - 644 LVDS标准,具有良好的兼容性。
DS90C385A发射器将28位的LVCMOS/LVTTL数据转换为四个LVDS数据流,并通过第五个LVDS链路并行传输一个锁相的发射时钟。在每个发射时钟周期,28位输入数据被采样并传输。以87.5MHz的发射时钟频率为例,24位的RGB数据和3位的LCD定时与控制数据(FPLINE、FPFRAME、DRDY)以612.5Mbps的速率在每个LVDS数据通道上传输,数据吞吐量可达306.25Mbytes/sec。
文档中详细列出了LVCMOS/LVTTL直流规格、LVDS直流规格、发射器电源电流等电气特性参数。例如,在LVDS直流规格中,差分输出电压(VOD)典型值为345mV,偏移电压(VOS)典型值为1.25V等。这些参数为工程师在设计电路时提供了精确的参考。
发射器的开关特性包括LVDS的高低电平转换时间、输出脉冲位置等。不同的时钟频率下,输出脉冲位置会有所不同。同时,文档还给出了所需的TxIN设置到TxCLK IN的时间(TSTC)、TxIN保持到TxCLK IN的时间(THTC)以及TxCLK IN到TxCLK OUT的延迟(TCCD)等时序参数,确保了数据的准确传输。
DS90C385A适用于各种平板显示应用,如液晶显示器、工业控制显示器等。其多分辨率支持和高带宽特性使得它能够满足不同显示需求,窄总线设计则有助于减小电缆尺寸和成本。
了解各个引脚的功能对于正确使用DS90C385A至关重要。例如,TxIN引脚用于输入LVTTL电平数据,包括红、绿、蓝和控制信号;R_FB引脚用于可编程选通选择,通过将其连接到不同电平可以实现上升沿或下降沿选通。
与其他类似器件不同,DS90C385A在输入时钟/数据和PD信号的时序上没有特殊要求,输入时钟/数据可以在PD信号释放后插入。但在某些情况下,如源提供不稳定时钟时,可能需要断言PD信号以确保设备正常工作。
在电源方面,建议将 (V{CC})、LVDS (V{CC}) 和PLL (V_{CC}) 来自同一电源,并使用三个单独的去耦旁路电容组。同时,合理的电路板布局对于降低干扰和保证信号质量也非常重要。
DS90C385A作为一款高性能的LVDS发射器,凭借其丰富的特性、良好的兼容性和低功耗优势,为平板显示等领域的设计提供了优秀的解决方案。在实际应用中,工程师需要深入理解其工作原理和电气特性,合理配置引脚和电源,注意输入时钟/数据序列等问题,以充分发挥其性能。你在使用类似LVDS发射器时遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !