深入解析DS90LV031AQML:高性能LVDS四通道CMOS差分线驱动器

电子说

1.4w人已加入

描述

深入解析DS90LV031AQML:高性能LVDS四通道CMOS差分线驱动器

在高速数据传输的电子设计领域,低电压差分信号(LVDS)技术凭借其低功耗、高数据速率和抗干扰能力强等优势,成为众多工程师的首选。德州仪器(TI)的DS90LV031AQML四通道CMOS差分线驱动器,正是LVDS技术应用的杰出代表。今天,我们就来深入探讨这款驱动器的特点、性能参数以及应用设计要点。

文件下载:ds90lv031aqml-sp.pdf

一、DS90LV031AQML概述

DS90LV031AQML专为超低功耗和高数据速率应用而设计,能够支持超过400 Mbps(200 MHz)的数据速率。它采用LVDS技术,将低电压TTL/CMOS输入电平转换为低电压(350 mV)差分输出信号,同时具备TRI - STATE®功能,可将设备置于超低空闲功耗状态(典型值为13 mW)。

主要特性

  1. 低功耗设计:3.3V电源供电,有效降低功耗,适用于对功耗敏感的应用场景。
  2. 高速数据传输:支持超过400 Mbps的数据速率,满足高速通信需求。
  3. 低差分偏斜和传播延迟:确保信号的准确传输,减少信号失真。
  4. 兼容性强:与现有5V LVDS设备互操作,符合IEEE 1596.3 SCI LVDS标准和拟议的TIA/EIA - 644 LVDS标准,引脚与DS26C31兼容。
  5. 快速响应:典型上升/下降时间为800 pS,典型三态使能/禁用延迟小于5 nS。

二、性能参数分析

绝对最大额定值

了解器件的绝对最大额定值对于确保其安全可靠运行至关重要。DS90LV031AQML的绝对最大额定值包括电源电压、输入电压、输出电压、存储温度范围等。例如,电源电压(Vcc)范围为 - 0.3V至 + 4V,最大结温为 + 150℃。超出这些额定值可能会对器件造成损坏。

推荐工作条件

为了获得最佳性能,建议在特定的工作条件下使用该驱动器。推荐的电源电压(Vcc)为 + 3.0V至 + 3.6V,典型值为 + 3.3V;工作环境温度范围为 - 55℃至 + 125℃。

电气特性

DC参数

DS90LV031AQML的直流参数涵盖了差分输出电压、输入电压、输入电流、输出短路电流等多个方面。例如,差分输出电压(VOD1)在负载电阻RL = 100Ω时,范围为250 - 450 mV;输入电压高(VIH)为2.0VCC,输入电压低(VIL)为Gnd至0.8V。

AC参数

交流参数主要包括差分传播延迟、差分偏斜等。差分传播延迟(tPHLD和tPLHD)在特定条件下范围为0.3 - 3.5 ns,差分偏斜(tSkD)最大为1.5 ns。这些参数对于高速数据传输的稳定性和准确性起着关键作用。

三、应用设计要点

典型应用场景

LVDS驱动器和接收器主要用于简单的点对点配置,如在图6所示的应用中,为驱动器的快速边沿速率提供了干净的信号环境。接收器通过平衡介质(如标准双绞线电缆、平行对电缆或PCB走线)连接到驱动器,通常介质的特性差分阻抗在100Ω左右,需要在接收器输入端附近连接一个100Ω的终端电阻,以匹配介质阻抗。

设计注意事项

电源去耦

在电源引脚使用旁路电容是非常必要的。建议在电源引脚处并联0.1μF、0.01μF和0.001μF的高频陶瓷电容(推荐使用表面贴装),并在印刷电路板上分散放置电容。同时,在印刷电路板的电源入口处连接一个10μF(35V)或更大的固体钽电容。

PCB设计

  1. 分层设计:至少使用4层PCB,分别用于LVDS信号、接地、电源和TTL信号,将TTL信号与LVDS信号隔离,避免干扰。
  2. 差分走线:使用受控阻抗走线,匹配传输介质的差分阻抗。走线离开IC后应尽快靠近,短截线长度应小于10mm,以减少反射和确保噪声以共模形式耦合。同时,匹配走线的电气长度,减少信号偏斜,避免90°转弯,使用圆弧或45°斜角。
  3. 终端匹配:选择一个最匹配传输线差分阻抗的电阻(90Ω - 130Ω),通常在接收器端跨接一个1% - 2%的表面贴装电阻,且电阻与接收器之间的距离应小于10mm(最大12mm)。
  4. 探测:在探测LVDS传输线时,始终使用高阻抗(> 100 kΩ)、低电容(< 2 pF)的示波器探头和宽带宽(1GHz)的示波器,以获得准确的测量结果。

故障安全特性

DS90LV031AQML的配套接收器DS90LV032A具有故障安全功能,确保在各种异常情况下接收器输出保持稳定的高电平状态。

  1. 开路输入:未使用的接收器通道输入应保持开路,内部高值上拉和下拉电阻会将输出设置为高电平。
  2. 终端输入:当驱动器断开或处于三态、断电状态时,即使电缆末端有100Ω终端电阻,接收器输出仍为高电平。为确保噪声以共模形式出现,应使用平衡互连,如双绞线电缆。
  3. 短路输入:当接收器输入短路时,输出将保持高电平,但此功能仅在无外部共模电压施加时有效。在高噪声环境下,可使用外部较低值的上拉和下拉电阻(5kΩ - 15kΩ)增强故障安全性能。

四、总结

DS90LV031AQML以其出色的性能和丰富的功能,为高速数据传输应用提供了可靠的解决方案。在设计过程中,工程师需要充分考虑其性能参数和应用设计要点,合理布局PCB,确保电源去耦和终端匹配,以实现最佳的信号传输效果。同时,其故障安全特性也为系统的稳定性和可靠性提供了有力保障。希望通过本文的介绍,能帮助各位工程师更好地理解和应用DS90LV031AQML驱动器。你在使用LVDS驱动器的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分