SNx5LVDx3xx系列LVDS高速差分线路接收器详解

电子说

1.4w人已加入

描述

SNx5LVDx3xx系列LVDS高速差分线路接收器详解

一、引言

在当今高速数据传输的时代,低电压差分信号(LVDS)技术因其低功耗、高速率和抗干扰能力强等优点,被广泛应用于各种领域。TI公司的SNx5LVDx3xx系列高速差分线路接收器,就是LVDS技术的优秀代表。本文将详细介绍该系列接收器的特点、应用、电气特性等方面的内容,希望能为电子工程师们在设计相关电路时提供一些参考。

文件下载:sn65lvds388a.pdf

二、产品概述

SNx5LVDx3xx系列包括SN65LVDS386、SN65LVDS388A、SN65LVDS390等多种型号,有4通道、8通道和16通道的接收器可供选择,能满足不同的应用需求。这些接收器符合ANSI TIA/EIA - 644标准,支持高达250 Mbps的信号速率,采用单3.3 V电源供电,具有低传播延迟时间(典型值2.6 ns)和低输出偏斜(典型值100 ps)等优点。其中,LVDT产品还集成了110 - Ω的线路终端电阻,简化了电路设计。

三、产品特性

3.1 多通道选择

该系列产品提供了4通道(如SN65LVDS390)、8通道(如SN65LVDS388A)和16通道(如SN65LVDS386)的接收器,工程师可以根据实际的数据传输需求选择合适的通道数量,实现高效的并行数据传输。

3.2 集成终端电阻

LVDT系列产品(如SN65LVDT386)集成了110 - Ω的线路终端电阻,这一特性消除了在LVDS通信通道中使用外部匹配负载线路终端电阻的需求,不仅降低了成本,还提高了信号的完整性,减少了反射和信号失真。

3.3 高速性能

设计支持高达250 Mbps的信号速率,能够满足大多数高速数据传输的应用场景。同时,典型的传播延迟时间仅为2.6 ns,输出偏斜典型值为100 ps,部分与部分之间的偏斜小于1 ns,确保了时钟和数据的精确时序对齐,适用于同步并行数据传输。

3.4 高ESD保护

SN65版本的产品总线终端ESD超过15 kV,能够有效抵抗静电放电的影响,提高了产品在实际应用中的可靠性和稳定性。

3.5 宽输入共模范围

接收器在输入共模范围为 ( frac{1}{2} × V{ID} ) 到 ( 2.4 - frac{1}{2} × V{ID} ) V内工作,只要输入信号在该范围内且差分幅度大于或等于100 mV,接收器就能正确输出LVDS总线状态,即使在存在1 V的地电位差的情况下,也能正常工作。

3.6 开路故障保护

当接收器输入开路时,LVDS接收器通过300 - kΩ电阻将信号对的每条线拉至接近 ( V_{CC} ),并使用一个输入电压阈值约为2.3 V的与门来检测这种情况,强制输出为高电平,确保了在异常情况下输出的有效性。

四、应用领域

4.1 无线基础设施

在无线通信系统中,需要高速、可靠的数据传输来实现基站与终端设备之间的通信。SNx5LVDx3xx系列接收器的高速性能和低功耗特点,使其能够满足无线基础设施中数据传输的要求,提高系统的整体性能。

4.2 电信基础设施

电信网络中涉及大量的数据交换和处理,对数据传输的速率和稳定性有很高的要求。该系列接收器可以用于电信设备之间的高速数据传输,如交换机、路由器等,确保数据的准确传输。

4.3 打印机

打印机在打印过程中需要高速传输图像和文本数据,SNx5LVDx3xx系列接收器可以实现打印机内部各模块之间的数据快速传输,提高打印速度和质量。

五、电气特性

5.1 绝对最大额定值

  • 电源电压范围: - 0.5 V至4 V
  • 输入电压范围:使能或输出引脚为 - 0.5 V至6 V,A或B引脚为 - 0.5 V至4 V
  • 输出电流: - 12 mA至12 mA
  • 差分输入电压幅度(SN65LVDT'或SN75LVDT' ):最大1 V
  • 存储温度: - 65°C至150°C

5.2 ESD额定值

  • SN65' (A、B和GND):静电放电等级为3类,A类为15000 V,B类为400 V
  • SN75' (A、B和GND):静电放电等级为2类,A类为4000 V,B类为400 V

5.3 推荐工作条件

  • 电源电压:3 V至3.6 V(标称3.3 V)
  • 高电平输入电压:≥ 2 V
  • 低电平输入电压:≤ 0.8 V
  • 输出电流: - 8 mA至8 mA
  • 差分输入电压幅度:0.1 V至0.6 V
  • 共模输入电压: ( frac{V{ID}}{2} ) 至 ( 2.4 - frac{left|V{ID}right|}{2} ) V
  • 工作温度:SN75为0°C至70°C,SN65为 - 40°C至85°C

5.4 电气参数

  • 正向差分输入电压阈值:最大100 mV
  • 负向差分输入电压阈值:最小 - 100 mV
  • 高电平输出电压:典型值3 V( ( I_{OH} = - 8 mA ) )
  • 低电平输出电压:典型值0.4 V( ( I_{OL} = 8 mA ) )
  • 电源电流:不同型号和工作状态下有所不同,如'LVDx386在使能且无负载时典型值为50 mA

六、应用设计

6.1 点对点通信

点对点通信是LVDS缓冲器最基本的应用。在这种应用中,一个发送器(驱动器)和一个接收器通过100 - Ω特性阻抗的平衡互连介质进行连接,实现数字数据的传输。设计时需要注意以下几点:

  • 驱动器电源电压:如SN65LVDS387等LVDS驱动器可在3 V至3.6 V的单电源下工作,3.3 V电源时差分输出电压标称值为340 mV,最小输出电压在LVDS规定范围内。
  • 驱动器旁路电容:旁路电容在电源分配电路中起着关键作用。在高速环境中,应使用多层陶瓷芯片或表面贴装电容(如0603或0805尺寸),其引线电感约为1 nH,能有效降低高频电流的阻抗。
  • 互连介质:互连介质可以是双绞线、扁平带状电缆或PCB走线等,其标称特性阻抗应在100 Ω至120 Ω之间,变化不超过10%。
  • 终端电阻:终端电阻应与传输线的特性阻抗匹配,通常应在标称介质特性阻抗的10%以内。对于100 - Ω阻抗的传输线,终端电阻应在90 Ω至110 Ω之间,并尽量靠近接收器放置。

6.2 多点通信

多点通信中,一个驱动器和多个接收器共享一条总线。在这种拓扑结构中,需要特别注意以下问题:

  • 互连介质:与点对点通信不同,多点系统的总线架构需要更仔细的设计。发射器通常位于总线的一端,需要在远端设置一个总线终端电阻来吸收入射波。同时,每个分支节点会产生短截线,应尽量减小短截线的长度,以避免局部改变总线的负载阻抗。
  • 负载分布:负载的分布会影响总线的特性阻抗,当负载数量不恒定或分布不均匀时,可能会导致阻抗失配,产生信号反射。因此,在设计时需要合理考虑负载的分布,并根据实际情况调整总线终端电阻的值。

七、布局建议

7.1 微带线与带状线拓扑

印刷电路板通常提供微带线和带状线两种传输线选项。微带线是PCB外层的走线,而带状线是位于两个接地平面之间的走线。虽然带状线能有效屏蔽电磁干扰,但会增加额外的电容。因此,在可能的情况下,建议将LVDS信号路由在微带线传输线上。

7.2 介质类型和电路板构造

对于LVDS信号,FR - 4或等效材料通常能提供足够的性能。如果TTL/CMOS信号的上升和下降时间小于500 ps,则建议使用介电常数接近3.4的材料,如Rogers™4350或Nelco N4000 - 13。在电路板构造方面,还需要注意铜重量、铜镀层厚度、焊料掩膜等参数。

7.3 推荐堆叠布局

为了减少TTL/CMOS与LVDS之间的串扰,建议至少使用两个单独的信号层。例如,四层PCB板可以将LVDS信号和TTL/CMOS信号分别布置在不同的路由层,并通过接地平面和电源平面进行隔离。六层PCB板的布局能更好地隔离信号层和电源平面,提高信号完整性,但制造成本相对较高。

7.4 走线间距

为了减少串扰,单端走线和差分对之间的间距应至少为单个走线宽度的两到三倍。对于相邻的LVDS差分对,也应遵循3 - W规则,即相邻走线之间的距离应大于两倍的走线宽度。同时,应避免使用自动布线器,因为它可能无法充分考虑影响串扰和信号反射的所有因素。

八、总结

SNx5LVDx3xx系列高速差分线路接收器以其丰富的特性、高速的性能和广泛的应用场景,为电子工程师在高速数据传输领域提供了优秀的解决方案。在设计应用时,工程师需要根据具体的需求选择合适的型号,并注意电气特性、应用设计和布局等方面的要点,以确保系统的可靠性和稳定性。你在使用这些接收器的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分