CLC001:高速可调输出串行数字电缆驱动器的卓越之选

电子说

1.4w人已加入

描述

CLC001:高速可调输出串行数字电缆驱动器的卓越之选

引言

在当今高速数据传输的时代,对于高性能电缆驱动器的需求日益增长。CLC001作为一款专为特定应用场景设计的高速电缆驱动器,以其独特的性能和特点在众多同类产品中脱颖而出。今天,我们就来深入探讨一下CLC001这款产品。

文件下载:clc001.pdf

一、总体概述

1.1 应用场景广泛

CLC001是一款单片高速电缆驱动器,主要用于SMPTE 259M串行数字视频和ITU - T G.703串行数字数据传输应用。它能够驱动75Ω传输线(如Belden 8281或等效线缆),数据速率最高可达622 Mbps。在数字路由器、分配放大器、同轴电缆驱动器、双绞线驱动器、商用和广播行业的串行数字视频接口等方面都有出色的表现,并且与SMPTE、Sonet/SDH和ATM兼容,还可用于缓冲应用。

1.2 性能优势显著

  • 低抖动:其受控的输出上升和下降时间(典型值为400 ps)能有效减少过渡引起的抖动。
  • 输出电压可调:通过外部电阻,输出电压摆幅可在800 mVp - p至1.0 Vp - p之间调节。
  • 低功耗:输出级功耗比其他设计更低。
  • 输入兼容性强:差分输入可直接接受LVDS信号电平、LVPECL电平,或通过衰减网络接受PECL电平。
  • 供电与封装便利:采用单+3.3V电源供电,采用小型8引脚SOIC封装。

二、关键规格

2.1 电气性能

  • 上升和下降时间:400 ps,确保信号快速稳定传输。
  • 数据速率:最高可达622 Mbps,满足高速数据传输需求。
  • 差分输入阈值:100 mV,保证信号准确识别。
  • 低残余抖动:确保信号质量。

2.2 绝对最大额定值

参数 数值
电源电压 4V
输出电流 27mA
最大结温 +125℃
存储温度范围 - 65°至 + 150°C
引脚温度(焊接10秒) +300°
ESD评级(HBM) 27kV
ESD评级(MM) ≥500V

2.3 推荐工作条件

参数 数值
电源电压范围(Vo - ss) +3.0V至 +3.6V
工作自由空气温度(T) - 40°C至 +85°C
RBB范围(应用于Ve输入) 1.3kΩ至11.5kΩ

2.4 电气特性

2.4.1 输出直流规格

输出电压根据不同的电阻配置有所不同,例如在RL = 75Ω 1%,REF = 1.91 kΩ 1%(对应800 mVp - p)时,输出电压典型值为800 mV;在REF = 1.5 kΩ 1%(对应1.0 Vp - p)时,输出电压典型值为1000 mV。

2.4.2 输入直流规格

差分输入高阈值(VTH)在不同共模电压下有不同表现,典型值为0至 +100 mV;差分输入低阈值(VTL)在VDD = 3.3V时为 - 100至0 mV;共模电压范围(VCMR)在VID = 100mV,VDD = 3.3V时为0.05至3.25V。

2.4.3 电源电流

总动态电源电流(IDD)根据不同的负载和输出电压配置有所变化,例如在RL = 75Ω,REF = 1.91KΩ 1%,VsDo = 800 mVp - p @ 270 Mbps时,典型值为70 mA。

2.4.4 其他参数

输出电感(LGEN)典型值为6 nH,输出电阻(RGEN)典型值为25 kΩ。

三、引脚说明

引脚编号 名称 说明
1 VBB 可选偏置电压引脚,可用于为输入提供直流偏置电压,无需偏置时可悬空。
2 VIN + 正输入引脚
3 VIN - 负输入引脚
4 RREF 输出驱动器电平控制引脚,连接一个电阻到地以设置输出电压摆幅。
5 Vss 负电源
6 SDO 串行数据真实输出
7 SDO 串行数据互补输出
8 VDD 正电源

四、设备操作

4.1 输入接口

CLC001的输入有多种配置方式,可单端或差分输入,AC或DC耦合。VBB引脚可用于为输入提供直流偏置电压,对于自偏置的DC耦合输入(如直接LVDS和LVPECL连接)则无需使用VBB引脚。不同的输入配置适用于不同的信号类型,例如:

  • AC耦合单端输入:通过82.5Ω电阻与75Ω同轴电缆连接,RBB设置为5kΩ可提供1.25V的DC偏置。
  • DC耦合双绞线电缆连接:差分驱动,使用与线路阻抗相等的终端电阻,电阻应靠近输入引脚以减少寄生效应。
  • AC耦合双绞线电缆应用:采用中心抽头电容终端和两个50Ω电阻过滤共模噪声,RBB设置为5kΩ提供偏置。
  • PECL或LVPECL驱动接口:对于PECL,通过分压器网络将输出电压降低到合适水平;对于LVPECL,由于CLC001输入共模范围宽,可直接连接,无需外部DC偏置。
  • LVDS输入连接:差分驱动,使用与线路阻抗相等的终端电阻,CLC001在LVDS共模范围(0.1V至2.3V)内支持±100mV阈值。

4.2 输出接口

CLC001有两个互补的、以地为参考的输出,用于驱动AC耦合和终端匹配的75Ω同轴电缆。输出是高阻抗电流源,需要一个75Ω并联电阻将电流输出转换为电压并实现适当的反向匹配,不建议使用串联反向匹配电阻。输出电平范围为800 mVp - p至1.0 Vp - p ±10%,通过RREF引脚连接的电阻值来控制。

五、评估板与PCB布局建议

5.1 评估板

CLC001有相应的评估板(SD001EVK),可通过National的经销商订购。评估板提供了一个便于系统/硬件设计师评估电缆驱动器的操作环境,包含所需的电路和连接器,并附带原理图、零件清单和示意图。设计师可以从官网(www.national.com/appinfo/interface)查看和下载相关信息。

5.2 PCB布局建议

PCB布局对CLC001的性能有重要影响,以下是一些关键的布局建议:

  • 电源平面设计:使用接地平面或电源/接地平面夹层设计以获得最佳性能。
  • 电源旁路:在离器件电源引脚不超过0.1"(2.5 mm)的地方,使用0.01 µF单片陶瓷电容与6.8 µF钽电解电容并联进行电源旁路。
  • 接地路径:为输入、电源旁路电容和输出负载提供短而对称的接地返回路径。
  • 防护走线:在封装中心线下方、离封装引脚0.1"(2.5 mm)处的电路板上下两侧设置短的接地防护走线,并通过过孔连接。

六、结语

CLC001以其高速、可调输出、低功耗、输入兼容性强等特点,为高速数据传输应用提供了一个可靠的解决方案。在实际设计中,我们需要根据具体的应用场景和需求,合理选择输入输出配置,优化PCB布局,以充分发挥CLC001的性能优势。各位工程师在使用过程中,有没有遇到过一些特别的问题或者有独特的设计经验呢?欢迎在评论区分享交流。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分