电子说
在电子设计领域,数据传输的高效性和稳定性至关重要。DS90CF366和DS90CF386作为3.3 - V LVDS接收器,为24位或18位平板显示器(FPD)链路提供了出色的解决方案。今天,我们就来深入探讨这两款器件的特性、应用、设计要点等内容。
文件下载:ds90cf386.pdf
DS90CF386能将四个LVDS(低电压差分信号)数据流转换为并行的28位LVCMOS数据,而DS90CF366则可将三个LVDS数据流转换为并行的21位LVCMOS数据。它们的输出均在下降沿触发,并且上升沿或下降沿触发的发射器能与下降沿触发的接收器实现互操作,无需额外的转换逻辑。
这两款接收器支持20 - MHz至85 - MHz的移位时钟。在85 - MHz灰度下,典型的接收功率消耗小于142 mW,而在功率下降模式下,最大功耗小于1.44 mW。如此低的功耗,在追求节能的设计中具有显著优势。
ESD评级方面,HBM模式下大于7 kV,EIAJ模式下大于700 V,这使得器件在复杂的电磁环境中能保持良好的稳定性,减少因静电放电导致的损坏风险。
支持VGA、SVGA、XGA和单像素SXGA等多种分辨率,适用于不同显示需求的应用场景。
PLL无需外部组件,简化了设计流程,降低了设计成本和复杂度。
与TIA/EIA - 644 LVDS标准兼容,确保了与其他符合该标准的设备能够良好配合。
提供低轮廓的56引脚或48引脚TSSOP封装,DS90CF386还有64引脚、0.8 - mm细间距球栅阵列(NFBGA)封装可供选择,满足不同的空间和安装要求。
DS90CF366和DS90CF386的应用范围十分广泛,涵盖视频显示、打印机和成像、数字视频传输、机器视觉以及开放LDI到RGB桥接等领域。在这些应用中,使用序列化的LVDS数据线可以实现高效的信号传输,减少成本、功耗和空间占用。
熟悉各个引脚的类型和功能,如接地引脚、电源引脚、输入输出引脚等,正确连接引脚是保证器件正常工作的基础。
使用旁路电容减少开关噪声对电源的影响,推荐在每个电源引脚和接地平面之间连接三个并联的去耦电容,优先对PLL VCC进行滤波。
根据具体应用需求,确定工作频率、位分辨率、位数据映射、接收器偏斜裕度(RSKM)等参数。
选择合适的电缆接口,确保其能支持差分LVDS对,控制电缆偏斜,以保持足够的数据采样窗口。
根据面板显示要求,确定从接收器到端点面板显示的位映射方式,参考常见的映射拓扑进行设计。
评估RSKM的可用性,通过调整LVDS时钟和数据的相对位置来提高接收器的性能。
DS90CF366和DS90CF386凭借其出色的特性和广泛的应用领域,为电子工程师在数据传输设计中提供了可靠的选择。在实际设计过程中,我们需要充分理解器件的规格参数、引脚功能和设计要点,结合具体应用需求进行优化设计,以实现高效、稳定的数据传输。大家在使用这两款器件时,有没有遇到过什么特别的问题呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !