探索DS92CK16:3V BLVDS 1到6时钟缓冲/总线收发器的卓越性能与应用

电子说

1.4w人已加入

描述

探索DS92CK16:3V BLVDS 1到6时钟缓冲/总线收发器的卓越性能与应用

在电子设计领域,时钟缓冲和总线收发器是确保信号准确传输和系统稳定运行的关键组件。今天,我们将深入探讨德州仪器(TI)的DS92CK16,一款采用3V BLVDS(Bus Low Voltage Differential Signaling)技术的1到6时钟缓冲/总线收发器,了解其特性、应用以及设计中的注意事项。

文件下载:ds92ck16.pdf

一、DS92CK16的特性亮点

高性能时钟处理

DS92CK16具备125 MHz的典型工作频率,能够满足高速数据传输的需求。同时,它拥有极低的占空比失真(典型值为100 ps)和通道间偏差(典型值为50 ps),确保时钟信号的准确性和稳定性。这对于对时钟精度要求极高的应用,如高速通信、数据处理等领域至关重要。

低功耗设计

该器件采用3.3V电源供电,静态电流仅为20 mA(@3.3V),实现了低功耗设计。这不仅有助于降低系统的整体功耗,延长电池续航时间,还能减少散热问题,提高系统的可靠性。此外,它能够接受小摆幅(典型值为300 mV)的差分信号电平,进一步降低了功耗。

温度适应性强

DS92CK16支持工业温度范围(-40°C至+85°C),适用于各种恶劣的工业环境。这使得它在工业自动化、汽车电子等领域具有广泛的应用前景。

灵活的时钟选择

在背板应用中,DS92CK16支持主/从时钟选择,方便用户根据实际需求进行灵活配置。它可以作为源同步驱动器,通过 $CrdCLK_{IN}$ 和 $overline{DE}$ 引脚控制源驱动的选择,在多点环境中驱动其他时钟I/O引脚的输入。

封装形式

采用24引脚TSSOP封装,体积小巧,便于在电路板上进行布局和焊接。

二、功能与工作模式

基本功能

DS92CK16是一款CMOS差分时钟分配器件,能够将单个输入时钟信号分配到六个输出通道。它采用BLVDS技术,具有低噪声、高数据速率的特点,适用于对信号质量要求较高的应用。

接收模式和驱动模式

文档中提供了接收模式和驱动模式的真值表,通过这些真值表,我们可以了解不同输入条件下输出信号的状态。例如,在驱动模式下,通过控制OE、DE和CrdCLKIN引脚的电平,可以控制CLK//O+、CLKI/O - 和CLKouT引脚的输出。

三、电气特性

绝对最大额定值

文档中明确给出了DS92CK16的绝对最大额定值,包括电源电压、输入电压、输出电压等参数。这些参数为我们在设计过程中提供了安全边界,确保器件的正常工作和长期可靠性。例如,电源电压(Vcc)的范围为-0.3V至+4V,超过这个范围可能会导致器件损坏。

推荐工作条件

为了保证DS92CK16的最佳性能,文档中给出了推荐的工作条件,如电源电压范围为+3.0V至+3.6V,典型值为+3.3V;工作温度范围为-40°C至+85°C。在实际应用中,我们应尽量将器件的工作条件控制在推荐范围内。

DC电气特性和开关特性

详细的DC电气特性和开关特性参数为我们在电路设计中提供了重要的参考。例如,输入阈值高(VTH)和输入阈值低(VTL)的参数决定了输入信号的有效范围;传播延迟、占空比失真和通道间偏差等开关特性参数则影响了信号的传输速度和准确性。

四、应用信息

应用指南

文档中提到,关于BLVDS/LVDS收发器、驱动器和接收器的一般应用指南和提示可以在相关的应用笔记中找到,如LVDS Owner's Manual、AN805(SNOA233)等。这些应用笔记为我们在实际应用中提供了宝贵的参考。

差分背板配置

DS92CK16适用于差分背板配置,收发器或接收器通过平衡介质(如差分PCB走线)连接到驱动器。在设计过程中,需要注意传输线的特性阻抗、终端电阻的选择以及信号的匹配等问题,以确保信号的准确传输。

电流模式驱动优势

该器件采用电流模式驱动设计,具有高输出阻抗和恒定电流输出的特点。与电压模式驱动相比,电流模式驱动在静态电流和开关频率方面表现更优,能够有效降低功耗和噪声。同时,它还提供了TRI - STATE功能,在不需要传输数据时可以禁用驱动器输出,进一步降低功耗。

五、设计注意事项

电源去耦

为了保证器件的稳定工作,必须在电源引脚使用旁路电容。建议在电源引脚使用0.1µF、0.01µF和0.001µF的高频陶瓷电容并联,并在印刷电路板上分散布置电容。同时,在电源入口点应连接一个4.7µF(35V)或更大的固态钽电容。

PCB设计

  • 层数和信号隔离:使用至少4层PCB板,将BLVDS信号、地、电源和TTL信号分别布置在不同的层,以避免信号干扰。
  • 缩短走线长度:将驱动器和接收器尽量靠近(BLVDS端口侧)连接器,以缩短走线长度,减少信号反射和噪声。
  • 差分走线设计:使用受控阻抗走线,使其与传输介质的差分阻抗和终端电阻匹配。差分走线应尽量靠近,以减少反射和耦合噪声,并匹配走线的电气长度,以减少偏差。避免90°转弯,可使用弧形或45°斜面。
  • Stub长度控制:Stub长度应尽量缩短,以避免信号反射和干扰。通过计算传输线的电气长度和信号的过渡时间,可以确定最大Stub长度。
  • 终端电阻选择:选择与负载传输线差分阻抗匹配的电阻作为终端电阻,以确保信号的准确传输。

探测和电缆连接器

  • 探测:在探测BLVDS传输线时,应使用高阻抗(>100 kΩ)、低电容(<2 pF)的示波器探头和宽带宽(1GHz)的示波器,以避免测量误差。
  • 电缆和连接器:使用受控阻抗的电缆和连接器,确保其差分阻抗匹配,避免引入主要的阻抗不连续性。平衡电缆(如双绞线)通常比不平衡电缆(如扁平电缆、简单同轴电缆)更适合用于减少噪声和提高信号质量。

六、小结

DS92CK16作为一款高性能的3V BLVDS 1到6时钟缓冲/总线收发器,具有多种出色的特性和广泛的应用前景。在设计过程中,我们需要根据其电气特性和应用要求,合理进行电路设计和PCB布局,确保器件的性能得到充分发挥。希望本文能够为电子工程师在使用DS92CK16进行设计时提供有益的参考。你在使用DS92CK16或其他类似器件时遇到过哪些问题?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分