电子说
在高速、低功耗的硬件设计领域,一款性能卓越的总线LVDS收发器往往是关键。今天,我们就来深入剖析TI公司的DS92LV090A总线LVDS收发器,看看它有哪些出色的特性和应用场景。
文件下载:ds92lv090a.pdf
DS92LV090A采用低功耗CMOS设计,具有高信号速率能力,能在超过100Mbps的速率下稳定工作。其传播延迟仅3.2纳秒,芯片间最大偏斜 ±800ps,同一设备内驱动通道间偏斜典型值为230ps,接收通道间偏斜典型值为370ps,确保了高速信号传输的准确性和稳定性。
接收器具有0.1V至2.3V的共模范围($V_{ID}$ = 200mV),±100mV的接收器灵敏度,能有效抵抗共模噪声,保证信号的可靠接收。
为降低总线负载,驱动器输出和接收器输入内部连接,每个总线LVDS负载典型值仅5pF。同时,它专为双端接应用设计,输出阻抗平衡,采用64引脚LQFP封装,引脚在电源关闭时呈高阻抗状态($V_{CC}$ = 0V),方便PCB布线。
DS92LV090A专为高速、低功耗的专有背板或电缆接口设计,由单一3.3V电源供电,包含九个差分线路驱动器和九个接收器。驱动器将3V TTL单端电平转换为差分总线LVDS输出电平,实现高速运行的同时,功耗极低且EMI小。接收器则将差分总线LVDS信号转换为标准TTL/CMOS电平。
| 引脚名称 | 引脚编号 | 输入/输出 | 描述 |
|---|---|---|---|
| DO+/Rl+ | 27,31,35,37,41,45, 47,51,55 | V/O | 真总线LVDS驱动器输出和接收器输入 |
| DO-/RI- | 26, 30,34,36,40,44, 46,50,54 | V/O | 互补总线LVDS驱动器输出和接收器输入 |
| DIN | 2,6,12, 18,20,22,58, 60,62 | 1 | TTL驱动器输入 |
| RO | 3,7,13,19,21,23,59. 61,63 | O | TTL接收器输出 |
| RE | 17 | 1 | 接收器使能TTL输入(低电平有效) |
| DE | 16 | I | 驱动器使能TTL输入(高电平有效) |
| GND | 4,5,9,14,25,56 | 电源 | 数字电路接地 |
| Vcc | 10,15,24,57,64 | 电源 | 数字电路Vcc |
| AGND | 28,33,43,49,53 | 电源 | 模拟电路接地 |
| AVcc | 29,32,42,48,52 | 电源 | 模拟Vcc |
| NC | 1,8,11,38,39 | N/A | 留空,不连接 |
了解器件的绝对最大额定值对于确保其安全使用至关重要。DS92LV090A的电源电压最大为4.0V,ESD(HBM 1.5kΩ,100 pF)大于4.5 kV,最大结温为 +150°C等。在设计时,务必确保器件工作在这些额定值范围内。
推荐的电源电压范围为3.0V至3.6V,接收器输入电压为0.0V至2.4V,工作自由空气温度范围为 -40°C至 +85°C。为确保最快的传播延迟和最小的偏斜,数据输入边沿速率应等于或快于1ns/V,控制信号应等于或快于3ns/V。
详细的直流和交流电气特性数据为电路设计提供了精确的参考。例如,驱动器输出差分电压典型值为300mV,接收器传播延迟高到低典型值为2.4ns等。这些数据有助于工程师优化电路性能,确保系统的稳定性和可靠性。
在设计用于总线LVDS信号的PCB时,建议使用至少4层板,将驱动器和接收器靠近连接器,使用旁路电容和分布式大容量电容,选择匹配传输线差分阻抗的终端电阻,隔离TTL信号和总线LVDS信号等。这些措施有助于降低信号干扰,提高信号质量。
通过DE和RE引脚的不同组合,可以选择驱动器模式、接收器模式、三态模式和回环模式,满足不同的应用需求。
建议使用受控阻抗媒体,确保背板和连接器具有匹配的差分阻抗,以保证信号的有效传输。
文档中提供了详细的测试电路和波形图,以及典型的总线应用配置,如双向半双工点对点应用和多点总线应用。这些信息对于工程师进行电路测试和系统设计具有重要的参考价值。
DS92LV090A提供64引脚LQFP封装,有多种可订购的部件编号,不同编号在包装形式、引脚数量、包装数量等方面有所差异。同时,文档还提供了详细的封装尺寸、磁带和卷轴信息、托盘信息等,方便工程师进行PCB设计和生产。
DS92LV090A以其出色的性能和丰富的特性,为高速、低功耗的背板或电缆接口设计提供了优秀的解决方案。在实际应用中,工程师应根据具体需求,结合器件的电气特性和应用指南,进行合理的设计和优化,以充分发挥其优势。你在使用类似的总线LVDS收发器时遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !