SNx5LVDS3xxxx高速差分线路接收器:设计与应用全解析

电子说

1.4w人已加入

描述

SNx5LVDS3xxxx高速差分线路接收器:设计与应用全解析

在高速数据传输领域,低电压差分信号(LVDS)技术凭借其低功耗、高速度和抗干扰能力强等优势,成为了众多电子工程师的首选。德州仪器(TI)的SN55LVDS32、SN65LVDS32、SN65LVDS3486和SN65LVDS9637等系列LVDS差分线路接收器,就是这一技术的杰出代表。今天,我们就来深入探讨这些器件的特性、应用以及设计要点。

文件下载:sn65lvds9637.pdf

一、器件特性

1. 电气特性与标准合规性

这些接收器完全符合或超越ANSI TIA/EIA - 644标准要求。它们采用LVDS技术,将5V差分标准电平(如EIA/TIA422B)的输出电压降低,从而有效降低了功耗,提高了开关速度,并且能够在3.3V电源轨下稳定工作。在输入共模电压范围内,只需±100mV的差分输入电压,就能产生有效的逻辑输出状态,而且输入共模电压范围允许两个LVDS节点之间存在1V的地电位差。

2. 电源与性能

  • 单电源供电:均采用单一的3.3V电源供电,简化了电源设计。
  • 高速率传输:设计支持高达150Mbps的信号传输速率。
  • 低传播延迟:典型传播延迟时间仅为2.1ns,确保了数据的快速传输。
  • 低功耗:在最大数据速率下,每个接收器的典型功耗仅为60mW。

3. 保护与兼容性

  • ESD保护:具备出色的总线终端ESD保护能力,超过8kV,有效防止静电对器件的损害。
  • 逻辑输出兼容:采用低电压TTL(LVTTL)逻辑输出电平,方便与其他数字电路接口。
  • 引脚兼容:引脚与AM26LS32、MC3486和μA9637等器件兼容,便于进行升级和替换。

4. 故障安全特性

对于需要冗余设计的空间和高可靠性应用,这些接收器具备开路故障安全和冷备用功能,确保了系统的稳定性和可靠性。

二、应用领域

这些LVDS接收器在多个领域都有广泛的应用,主要包括:

1. 无线基础设施

在无线通信基站等设备中,高速、低功耗的数据传输至关重要。LVDS接收器能够满足其对数据传输速率和稳定性的要求,确保无线信号的准确处理和传输。

2. 电信基础设施

在电信交换机、路由器等设备中,需要处理大量的数据,LVDS接收器的高速性能和抗干扰能力能够有效提高数据传输的效率和质量。

3. 打印机

在打印机中,LVDS接收器可用于高速数据传输,将计算机中的打印数据快速准确地传输到打印机的控制芯片,实现高速打印。

三、设计要点

1. 电源设计

  • 电源范围:驱动和接收器的工作电压范围为2.4V至3.6V,在实际应用中,要根据具体需求选择合适的电源。
  • 旁路电容:旁路电容对于电源分配至关重要。在板级使用大电容(10μF至1000μF)可以满足低频需求,但在高速电路中,要在集成电路附近使用小电容(nF至μF范围),以减小电感值。例如,可以使用多层陶瓷芯片或表面贴装电容(0603或0805尺寸),其引线电感约为1nH。电容值可以根据公式[C{chip }=left(frac{Delta I{Maximum SPoange Supply Current }}{Delta V{Maximum Power Supply Noise }}right) × T{Rise Time }]计算。

2. 布局设计

2.1 传输线选择

  • 微带线与带状线:PCB设计中,微带线是外层走线,带状线是两层接地平面之间的走线。虽然带状线的抗干扰能力强,但会增加额外的电容。因此,在可能的情况下,建议使用微带线来路由LVDS信号。

    2.2 介质与板层结构

  • 介质选择:对于LVDS信号,FR - 4材料通常可以满足要求。但当TTL/CMOS信号的上升或下降时间小于500ps时,建议使用介电常数接近3.4的材料,如Rogers™4350或Nelco N4000 - 13。
  • 板层结构:为了减少TTL/CMOS与LVDS之间的串扰,建议使用至少两层独立的信号层。例如,四层板结构为:第一层为LVDS信号布线层,第二层为接地层,第三层为电源层,第四层为TTL/CMOS信号布线层。六层板结构则能更好地隔离信号层和电源层,提高信号完整性,但制造成本较高。

    2.3 走线间距与规则

  • 差分对间距:LVDS差分对需要紧密耦合,以实现电磁场的抵消,降低噪声耦合。同时,差分对的长度要保持一致,以避免信号斜移和反射。
  • 单端走线间距:对于相邻的单端走线,建议采用3 - W规则,即走线间距大于单根走线宽度的两倍,或从走线中心到中心的距离为走线宽度的三倍,以减少串扰。在使用自动布线器时要谨慎,避免出现90°的急转弯,尽量使用45°的连续转弯来减少信号反射。

3. 终端电阻

为了确保信号的正确传输,LVDS通信通道需要在传输线末端使用终端电阻。终端电阻的阻值应与传输线的特性阻抗匹配,一般要求在100Ω至120Ω之间,误差不超过10%。终端电阻应尽可能靠近接收器放置,以减小电阻到接收器的短线长度。

四、典型应用 - 点对点通信

1. 拓扑结构

点对点通信是LVDS缓冲器最基本的应用之一。在这种拓扑结构中,有一个发送器(驱动器)和一个接收器,信号通过100Ω特性阻抗的平衡互连介质进行传输。驱动器将单端输入信号转换为差分信号,接收器将差分信号恢复为单端信号。

2. 设计要求

设计参数 示例值
驱动器电源电压(VCCD) 3.0至3.6V
驱动器输入电压 0.8至3.3V
驱动器信号速率 DC至100Mbps
互连特性阻抗 100Ω
终端电阻 100Ω
接收器节点数量 1
接收器电源电压(VCCR) 3.0至3.6V
接收器输入电压 0至24V
接收器信号速率 DC至100Mbps
驱动器和接收器之间的地偏移 ±1V

3. 详细设计步骤

3.1 设备选择

选用Hewlett Packard HP6624A直流电源、Tektronix TDS7404实时示波器和Agilent ParBERT E4832A等设备进行测试和调试。

3.2 驱动器电源电压

LVDS驱动器采用单电源供电,电源电压范围为3V至3.6V。在3.3V电源下,差分输出电压的最小值应在LVDS规定的范围内(247mV至454mV),标称值为340mV。

3.3 驱动器输出电压

标准合规的LVDS驱动器输出具有1.2V的共模电压,标称差分输出信号为340mV,峰 - 峰差分电压为680mV。

3.4 互连介质

互连介质可以是双绞线、双轴电缆、扁平带状电缆或PCB走线等。其特性阻抗应在100Ω至120Ω之间,误差不超过10%。

3.5 PCB传输线

PCB传输线有微带线和带状线等结构。对于差分对,要保持走线宽度和间距均匀,以确保差分阻抗恒定。同时,要注意两根走线之间的耦合和对称性,避免信号干扰。

五、总结

SNx5LVDS3xxxx系列高速差分线路接收器以其出色的性能、广泛的应用领域和丰富的功能,为电子工程师在高速数据传输设计中提供了一个可靠的解决方案。在实际设计中,我们要充分考虑电源、布局、终端电阻等因素,以确保系统的稳定性和可靠性。希望本文能够对大家在LVDS技术的应用和设计中有所帮助。各位工程师在使用这些器件时,是否遇到过一些独特的挑战呢?欢迎在评论区分享你的经验。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分